Устройство компенсации постоянной составляющей сигналов
Иллюстрации
Показать всеРеферат
Союз Советских
1 ц 582587
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
",оцналистическиг
Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 07.07.76 (21) 2382082/18-09 с присоединением заявки № (51) Ч К1 Н 04L 25/06
Государственный комитет (43) Опубликовано 30.11,77. Бюллетень ¹ 44 (53) УДК 621.394.73 (088,8) по делам изобретений и открытий (45) Дата опубликования описания 25.11.77 (72) Авторы изобретения
В. Г. Зубов, 3. P. Мычуда и К. С. Семенистый
Физико-механический институт AH Украинской ССР (71) Заявитель (54) УСТРОЙСТВО .КОМПЕНСАЦИИ ПОСТОЯННОЙ
СОСТАВЛЯЮЩЕЙ СИГНАЛОВ
Изобретение относится к электропзмерительной технике и мо?кет использоваться в телегр афин.
Известно устройство компенсации постоянной составляющей сигналов, содер?кащее генератор импульсов, полосовой фильтр и компенсатор задержки, ограничитель амплитуды, устройство задержки, блок сравнения, реверсивный счетчик, блока суммирования и вычитания, ключи, схему стробирования, источник сигнала синхронизации (1).
Однако известное устройство отличается сложной конструкцией, что снижает надежность его работы.
Цель изобретения — упрощение устройства путем исключения функциональных блоков.
Для этого в предлагаемое устройство компенсации постоянной составляющей сигналов, содержащее генератор импульсов, соединенный с первым ключом, последовательно соединенные второй ключ, блок вычитания и третий ключ, другой вход которого соединен с выходом блока сравнения, соединенного так?ке с управляющим входом второго ключа, введены три блока памяти, причем первый блок памяти BIle?KQ) Bblxo oM BTopoго ключа и другим входом блока вычитания, второй и третий блоки памяти включены между перовым и вторым выходами и первого ключа и первым ивторым входамп блока сравнения соответственно, причем входы первого и второго ключей объединены и являются входом устройства.
5 На чертеже представлена структурная электрическая схема предложенного устройства.
Устройство компенсации постоянной составляющей сигналов содержит генератор 1 пм10 пульсов, соединенный с первым ключом 2, последовательно соединенные второй ключ 3, блок 4 вычитания и третий ключ 5, другой вход которого соединен с выходом блока 6 сравнения, соединенного также с управляю15 щим входом второго ключа 3, три блока памяти 7, 8, 9, причем первый блок 7 памяти включен между выходом второго ключа 3 и другим входом блока 4 вычитания, второй и третий блоки памяти 8 и 9 включены ме?кду
20 первым и вторым выходом первого ключа 2 и первым и вторым входом блока 6 сравнения соответственно, причем входы первого и второго ключей 2, 3 объединены и язляются входом устройства.
Устройство работает следующим образом.
Входной сигнал через второй ключ 3, блок
4 вычитания и третий ключ 5 поступает на выход устройства. Под воздействием пмпуль30 сов генератора 1 импульсов первый ключ 2
582587
Формула изобретения с ——
Соста витель Е. Л ю бимов а
Редактор Т. Рыбалова Техред Н. Рыбкина Корректор Л. Котова
Подписное
Заказ 2540/7 Изд. No 933 Тираж 818
НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, )К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 попеременно подсоединяет блоки памяти 8 и
9 к источнику входного сигнала.
Таким образом, из входного сигнала образуются две выборки напряжения, амплитуды которых сравниваются блоком 6 сравнения. 5
Когда амплитуды которых сравниваются блоком 6 сравнения. Когда амплитуды выборок становятся равными, что соответствует установившемуся значению входного сигнала, на выходе блока 6 сравнения появляется им- 10 пульс, переключающий второй и третий ключи 3 и 5. В результате этого размыкается цепь прохождения входного сигнала, выходной сигнал становится равным нулю, а блок памяти 7 запоминает установившееся значе- 15 ние входного сигнала.
При изменении входного сигнала амплитуды выборок напряжения не равны, на выходе блока сравнения 6 устанавливается нуль, а третий и второй ключи 5 и 3 возвращаются 20 в исходное состояние. На выходе устройства при этом воспроизводится разность входного сигнала и сигнала, записанного в блоке памяти 7, т. е. выходное напряжение устройства не содержит постоянной составляющей вход- 25 ного сигнала.
Процесс продолжается до тех пор, пока амплитуды выборок, запоминаемые в блоках памяти 8 н 9, не станут равны. После этого срабатывает блок 6 сравнения, выходной сиг- 30 нал устройства становится равным нулю, а блок памяти 7 запоминает новое установившееся значение входного сигнала. Далее все повторяется аналогично описанному выше.
Устройство компенсации постоянной составляющей сигналов, содержащее генератор импульсов, соединенный с первым ключом, последовательно соединенные второй ключ, блок вычитания и третий ключ, другой вход которого соединен с выходом блока сравнения, соединенного также с управляющим входом второго ключа, отличающееся тем, что, с целью упрощения устройства путем исключения функциональных блоков, введены три блока памяти, причем первый блок памяти включен между выходом второго ключа и другим входом блока вычитания, второй и третий блоки памяти включены между первым и вторым выходами первого ключа и пе рвы м и вторым входами блока сравнения соответственно, причем входы первого и второго ключей объединены и являются входом устройства.
Источники информации, принятые во внимание при экспертизе
1. Патент СШЛ М 3656064, кл. Н 041 27/14, 1972 г.