Устройство приема и передачи многочастотных кодовых сигналов с информационной обратной связью

Иллюстрации

Показать все

Реферат

 

Союз Советских

СО4иапистимеских

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено06.09.74. (21) 2059152/09 с присоединением заявки № (23) Приоритет (43) Опубликовано 25,12 77. Бюллетень №4 (51) Ч. Кл.

Н 04 L 1/14

l/Н 04 L 27/26

Государственный комнтет

Совета Мнннстроа СССР оо делам нзобретеннй и открытнй (53) УДК 621.394.14 (088.8) (45) Дата опубликования описания 09.01.78 (72) Авторы изобретения

E. А, Востокин и H. B. Любецкая (71} 3а я витель (54) УСТРОЙСТВО ПРИЕМА И ПЕРЕДАЧИ МНОГОЧАСТОТНЫХ

КОДОВЪ|Х СИГНАЛОВ С ИНФОРМАЦИОННОЙ

ОБРАТНОЙ СВЯЗЬЮ

Изобретение относится к радиосвязи, а именно к устройствам, работающим многочастотным кодом и предназначенным дпя обнаружения и предотвращения ошибок в принятой информации путем направления сигналов обратнр на передатчик с целью их проверки.

Известно устройство, работающее многочастотным кодом с обратной связью. Такое устройство имеет узел контроля знаковых комбинаций частот, управпякший триггер, узеп управления частотой, схемы И, НЕ, ИЛИ и дополнительный узел контроля t 1).

Однако известное устройство использует код, обнаруживающий ошибки с проверкой кодовых: посылок на четность на приемном конце. При этом)5 исправления ошибок не происходит.

Наиболее: близким, техническим решением к предлагаемому изобретению является устройство приема и передачи многочастотных кодовых сигналов с информационной gp обратной связью, содержащее объединенные по входу передатчик и первый блок памяти, выход которого подкпючен к соответствующему входу передатчика через-бцок кпючей„

a через блок сравнения к соответствующему 25 входу блока ключей и триггер управпения, один из выходов которого подключен к одному из управляющих входов кодера, к информационному входу которого подключен выход предатчика, а выход кодера подключен к входу канала связи, выход которого подкпюченк цоспедоватепьно соединенным декодеру, приемнику и второму блоку памяти(2).

Однако данное устройство имеет мапую скорость передачи эа счет затрат времени на передачу импульса стирание и сигнал стирание воспринимается ненадежно;. ввиду малой его длительности.

Бель изобретения повышение скорости передачи информации и увеличение помехоустойчивости приема информации.

Для этого в устройство приема и передачи многочастотных кодовых сигналов с информационной обратной связью, содержащее объединенные по входу передатчик и первый блок памяти, выход- .которого подключен к соответствующему входу передатчика через блок ключей, а через блок сравнения — к соответствующему входу блока ключей и триггера управпения, один иэ.!

585617 выходов которого подключен и одному из управпяюших входов кодера, к информационному входу которого подключен выход лередатчйка, а выход кодера подключен к входу канада связи, выход которого подключен

5 к последовательно соединенным декодеру

3 приемнику и второму блоку памяти, введены дополнительные первый и второй блоки ключей, эпемент ИЛИ и элемент задержки, при этом один из управляющих выходов де10 кодера через первый дополнительный блок ключей подключен ко второму входу блока сравнения, дополнительный выход которого

С подключен к другому входу триггера управления и к упрввпяюшему входу первого блока

15 памяти, а два других управляющих выхода декодера подключены к соотв ет ствуюши м

t 4" входам второго блока памяти непосредственно и через эпемент задержки, а через эпемеит

ИЛИ к одному из входов в.торого допопни

- тельйогобпокв ключей и к одномунздополнитепь ных управляющих входов кодера, к другому дополнительному управняюшему входу которого подключен втдрой выход. триггера управления, причем ко вторым входам первого и

25 второго дополнительных блоков ключей подключен выход приемника, а выход второго дополнительного блока кпючей подключен к соответствуюшему входу передатчика, второй выход которого подкпючен к входу бло30 кировка" декодера, Колер выполнен в виде объединенных по информационному и одному из управляюших входов трех двухчвстотных генераторов, выходы которых подкпючены к соответствую35 щим входам элемента;ИЛИ, причем вторые ущмьвляюшие входы первого и третьего двухчастотных генераторов являются двумя другими управпяюшими входами кодера.

Декодер выполнен в виде трех двухпопосных фильтров, к входам которых подключен выход блока ключей, а выходы двухпопосных фильтров являются соответствуюшими управпяюшими выходами декодера.

На чертеже изображена структурная эпек- 45 трическая схемв предлагаемого устройства.

Устройство приема и передачи многочастотных кодовых сигналов с информационной обратной связью содержит объединенные по входу передатчик 1 и первый блок памяти 2, 50 выход которого подключен к соответствуюшему входу передатчика 1 через блок ключей 3, а через блок сравнения 14 к соответствуюшему входу блока ключей 3 и триггера управления 5, один из выходов которого 55 подключен к одному из управляющих входов кодера 6 к информационному входу которого подкпк>чен выход передатчика 1, а выход кодера 6 подключен к входу кацапа связи

7, выход:которого подключен к последователь- 60, «о соединенным декодеру 8, приемнику 9 и второму блоку памяти 10; дополнительный перв: и и второй бпоки ключей 11 и 12, элемент ИЛИ 13 и элемент задержки 14, при этом один из управпяюших выходов декодера 8 через первый дополнительный блок ключей 11 подклк>чен ко второму входу блока сравнения 4, дополнительный выход которого подключен к другому входу триггера управления 5 и к управляющему входу первого блока памяти 2, а два других управпяюших выхода декодера 8 подключены к сооттветствуюшим входам второго блока памяти

10 непосредственно и через элемент задержки 14, а через элемент ИЛИ 13 к одному из входов второго дополнительного блока ключей 12 и к одному из допопнитепьныхуправпяизщихвходов кодера 6, к другому допопиитепь ному управпяюшему входу которого подкпю ченвторойвыход триггера 5, причем к вто рым входам первого и второго дополнительных б поко@ ключей 1 1, 1 2 подключен выход приемника 9, в выход второго дополнительного блока ключей 12 подключен к соответствуюшему входу передатчика 1, второй выход которого подключен к входу "блокировка" декодера 8., Кодер 6 выполнен в виде объединенных по информационному и одному из управпяюших входов трех двухчастотных генераторов

15, 16 и 17, выходы которых подключены к соответствуюшим входам элемента ИЛИ 1 8, причем вторые управляющие входы первого и третьего двухчастотных генераторов

15, 17 являются двумя другими управляющи м и входа м и кодер а.

Декодер 8 выполнен в виде трех двухпопосных фильтров 19, 20, 21, к входам которых подключен выход блока ключей 22, а выходы двухполосных фильтров 19, 20, 21 являются соответствующими управляющими выходами декодера 8.

Устройство может работать в двух режимах: прием информации из канала связн и передача данных в канал связи. .При передаче данных в исходном состоя. нии передатчик 1 не работает, из канала связи 7 на вход декодера 8 информация не поступает, на нулевом установочном выходе триггера управления 5, соединенном с управпяюшим входом кодера 6, имеется сигнал, который поступает на вход разрешения двухчастотного генератора 15. На первый и второй дополнительные управляющие входы кодера сигналы не подаются.

Комбинация импульсов параллельного кода, поступаюшая на вход передатчика 1, записывается также в первый блок памяти

2 и преобразуется передатчиком 1 в сигнапы последовательного кода. Преобразование

585617 сигналов посылок)последовательного кола в частотно-модулированные сигналы осуществляетсяя кодером 6, который формирует" riaкеты двух часгот, соответствуюшие посылкам последовательного кода. Частоты в

"пакетах зависят от напи.ия управпя1оших сигналов на управпякшем и дополнительных

М управляющих входах кодера 6: при наличии сиг7 нале на управляющем входе кодера 6 на входе разрешения двухчастотного генератора 15 тек10 же имеется сигнал, который разрешает модуляцию приходяших ыа информационный вход кодера 6 с передатчика 1 сигналов поспеловатепьного кода частотами f и г (токовая посылка модупируется частотой f, а

15 бестоковая посылке — частотой f . Г!ри пере2 даче знака с передатчика 1 на вход блокировка декодера 8 поступает сигнал, эакрывеюший блок ключей 22 декодера 8 по его входу управления, тем самым звпрешая

20 прохождение сигналов из канала связи 7 нв вход декодера 8. Таким образом, модупирог ванные частотами Ф, и сигналы последовательного кода поступают в канал связи

7. По окончании передачи комбинации поспе25 довательного коде в канал связи 7 сигнал с входа "блокировка декодера 8 снимается, блок ключей 22 открывается, декодер 8 разблокируется и становится возможным прием информации из канала связи 7 нв декодер 8 .

Сигналы ввтоответе с приемной стороны нв передаюшую поступают через канал свя» зи 7 в виде комбинаций пакетов двух частот f и 3, соответствующих посылкам последовательного кода, и проходят на вход декодера 8. При этом комбинации "пакетов» двух частот и Ф проходят через открытый бпок ключей 22 декодера 8 ыв входы лвухполосных фильтров 19, 20, 21, но так как только двухпопосный фильтр 19 настроен

ыа пропускание частот и1, то только на его выходе появляются сиГналы, проходящие на первый управляющий выход декодера

8 и далее — на вход управления первого дополнительного блока ключей 1 1, открывая его. Импульсы последовательного кода с информационного выходе декодере 8 поступают не приемник 9, преобразуются в параллельный код нв его выходе, который затем через открытый первый допопнитепьный блок ключей 11 поступает на второй вход блока сравнения 4. В блоке сравнения 4 происходит поразрядный анализ комбинапий параллельного кода, поступающих на обв его вхо- у да.

В случае равенства комбинаций на входах блока сравнения 4 ыв его дополнительном выходе появпяется сигнал, который полается не управляющий вход первого блока 60 .памяти 2, производя стирание записанной в пем первой комбинации импульсов параллельного кода, поступившей ранее также иа вход передатчика 1 и переданной в канал связи 7.

Упомянутый сигнал с дополнительного. выхода блока сравнения 4 поступает также на единичный установочный вход триггера управления 5, который перекпючвется я йо

> дает сигнал со своего второго выхода нв второй дополнительный управпяккций вход кодера 6, подготавливает его к работе, разрешая модуляцию посылок посдедоввтепьного кода, которые поступают на информационный вход кодера 6, частотами г и Фк, .При этом сигнал с управляющего входа кодера 6 (формируемый другим,плечом триггера 5) снимается.

Следующая комбинация последовательного кода с передатчика 1 теперь же передается в канал связи 7 на частотах 3 и Ф (токовая посылка модупируется частотой, бествковая - частотой т ).

B случае неравенстве комбинаций на входах блока сравнения 4 не его выходе появляется сигнал, который подеется »на упревпяюший вход блока ключей 3 и на нулевой установочный вход триггера управления 5, подтверждая его состояние.

Сигнал, поступающий .на управляющий вход блока ключей 3 разрешает прохождение комбинации сигналов параллельного кода не» верно принятого знака с первого блока памяти 2 на передатчик 1, который повторяет ее передачу в канал связи 7 на частотах f и 1

1 аким образом, передача в канал связи

7 первой комбинации кода и повторение неправильно принятых комбинаций осушествпяется путем использования частот(иf а при правильном приеме ввтоответе переда« ча следующей комбинации коде в канал связи 7 осуществляется с использованием час тот и .

При приеме данных в исходном состоянии приемник 9 не работает, в на входе блокировка" декодера 8 сигнал отсутствует, т.е, блок ключей 22 оказывается открытым.

11ри приходе иэ канала связи 7 сигналов с частотами т и г соответствуюших посылкам последовательного кода, начинает работать двухполосный фильтр 20 декодера

8. На информационном выходе декодера 8 появпяктся посылки последовательного кода, поступающие не приемник 9 и преобразуемые пм в сигналы параллельного кода. Сигнал с второго управляющего выхода декодера 8

1 (выход двухпопосногофильтрв 20) произвс-днт с:гираыие информации иэ второго блока памяти 10 без выдачи ее на выход устройства через элемент ИЛИ 13, открывает второй дополнительный блок клк>чей 12. При

585617 этом сигналы параллельного кода с пь хопа приемнике 9 через дополнительнып блок ключей 12 поступают на вход передатчика 1, который формирует посылки последовательного кода на информациошюм входе кодера 6, 5

1 повторявшие посылки, принимаемые иэ канала связи 7. На выходе декодера 8 формируются "пакеты частот f и Ф„соответствующие посылкам последовательного кода л на информационном входе кодера 6. Наличие щ частот )f> a t<,при этом определяется наличием сигнала, сйимаемого с выхода элемен-, та ИЛИ 13 на первый цоп опии тельный управляющий вход кодера 6. Этот сигнал, постус лая на входы запрета двухчастотных генера- 5 торов 15 и 17, запрещает их работу, а поступая на вход разрешения двухчастотного генератора 16, настроенного на частоты и f+ разрешает модуляцию посылок последовательного кода именно этими частота- 0 ми.

При появлении на входе декодера 8 пос: ледовательности сигналов с частотами и fz начинает работатьдвухполосныйфильтр

21, настроенный на эти частоты, сигнал с выхода которого поступает на третий управляющий выход декодера 8. Этот сигнал списывает ранее принятую информацию а па- раллельном коде со второго блока памяти

10 на выход устройства и через время, определяемое элементом задержки 14, сти- рает информацию в блоке памяти 10, подготавливая его к приему очередной комбинации сигналов принятого кода с выхода приемника

9. Работа остальных устройств в режиме З5 приема осуществляется также, как при лосгуплении из канала связи 7 сигналов с частотами f, sf . 1.

Таким образом, при. приеме иэ канала связи 7 комбинации сигналов кода в виде "паке- М, тюв" частотФ и 1 свидетельствующих об ошибочном приеме предыдущей кодовой комбинации, осуществляется стирание ранее принятой кодовой комбинации во втором бло.ке памяти 10 (беэ считывания ее на выход 45 устройства) и последующее запоминание в нем комбинации кода, поступающей с выхода приемника 9.

Г!ри приеме из канала связи 7 комбинации кода в виде пакетов частот М и f<> Р0 свидетельствующих о правильности ранее принятой комбинации кода, осуществляется считывание предыдущей комбинации кода из второго блока памяти 10 на выходустройл ства, затем обнуления хого блока и запись 5

s него очередной принятой приемником 9 комбинации кода.

Й обоих случаях комбинация кода с выхода приемника 9 передается сновл, и канал.

60 связи 7 на частотахт иФ, являясь сиг налом автоответа на передавший пункт, где производится анализ правильности прини маемой на приемном пункте комбинации кода.

По сравнению с известным устройством предлагаемое изобретение позволяет увеличить скорость передачи информации, исполь зовать симплексные каналы.и повысить наделсность восприятия автоответа.

Формула изобретения

1. Устройство приема и передачи многочастотных кодовых сигналов с информационной обратной связью, содержащее объединенные о входу передатчик и первый блок памяти .4 выход которого подключен к соответствуюv шему входу передатчика через блок ключей, а через блок сравнения — к соответствующему входу блока ключей и триггера управления один из выходов которого подключен к одному иэ управляющих входов кодера, к информационному входу которого подключен выход передатчика, а выход кодера подключен к входу канала связи, выход которого подключен к последовательно соединенным декодеру приемнику и второму блоку памяти, о т л ич а ю ш е е с я тем, что, с целью повышения скорости передачи информации и увеличения помехоустойчивости приема информации, в него введены дополнительные первый и второй блоки ключей, элемент ИЛИ и элемент задержки, при этом один иэ управляющих выходов декодера через первый дополнительный блок ключей подключен ко второму входу блока сравнения, дополни- тельный выход которого подключен к дру1 гому входу триггера управления и к управляющему входу первого блока памяти, а два других управляющих выхода декодера подключены к соответствующим входам второго блока памяти непосредственно и через элемент задержки, а через элемент ИЛИ-к одному иэ входов второго дополнительного блока ключей и к одному из .дополнительныхуправляюших входов кодера, к другому дополнительному управляющему входу которого подключен второй выход триггера управления причем ко вторым входам первого и второго цополнительных блоков ключей подключен выход приемника, а выход второго дополнительного блока ключей подключен к соответствующему входу передатчика, второй выход которого подключен к входу блокировка декодера.

2. Устройство по и. 1, о т л и ч а юш е е с я тем, что кодер выполнен в виде объединенных по информационному и одному

585617

Составитель E. Сурина

Редактор Н. Хлудова Техред Н. Андрейчук

Корректор И, Гоксич

Заказ 5064/46 Тираж 815 Подписное

11НИИПИ Государственного комитета Совета Министров СССР

I по делам изобретений и открытий

113035, Москва, Ж-35, Раушскея наб., д. 4/5

Филиал ППП Патент г. Ужгород, ул. Проектная, 4 из управляющих входов трех двухчастотных генераторов, выходы которых подключены к соответствующим вхрдам элемента ИЛИ, причем вторые управляющие входы первого и третьего двухчастотных генераторов являются двумя другими управляющими входами кодера.

3. Устройство по и. 1, о т л и ч а юm е е с s тем, что декодер выполнен в виде трех двунолосных фильтров, к входам которых псщяпючен выход блока ключей, а выходы двухполосных фильтров являются соответствующими управляющими выходами декодера.

Источники информации, принятые во внимание при экспертизе:

1. Авторское свидетельство. СССР

N 488358, кл. Н 04 Ь 27/30, 1973.

2. Гуров В, С. и др., Передача дискретной информации и телеграфия, М., Связь", 1969, с. 447-451.