Логический элемент "запрет"
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Соэоз Советских
Социалистических
Республик (11) 587627 (61) Дополнительное к авт. свид-ву (22) Заявлено 14.0176 (2l) 2320927/18-21 с присоединением заявки М (23) Приоритет (43) Опубликовано 05.01.78. Бюллетень РЙ (45) Дата опубликования описания 150178 (51) М. Кл.
Н 03 К 19/38
Гоеударотееыыый ыамитет
Соыета Миииотров СССР
ыо делам иэобретеыый и отирытий (53) УДК 621 ° 382.
° 2 (088.8) (72) Авторы изобретения
А . 3 . Иванников, A.Д. Кравцов и Ю. Т. Федоров (7l) Заявитель (54) ЛОГИЧЕСКИЙ ЭЛЕМЕНТ 3AIIPET
Изобретение относится к импульсной технике. ,Известен логический элемент 3aпрет, содержащий первый и второй усилительные каскады, включающие выходные и-р-и транзисторы и блок запрета. Эмиттеры входных транзисторов усилительного блока и блока запрета подключены к соответствующим входам.
Подача сигнала запрета во втором усилительном каскаде осуществляется на один эмнттер двухэмиттерного транзистора. Два выхода усилителя, соединенные,с коллекторами первых выходных п"р-п транзисторов и через диоды— с эмиттерами вторых выходных и-р-и транзттсторов, инвертированы друг относительно друга (1).
Наиболее близким к Предлагаемому является элемент, содержащий два вход" ных транзистора, база одного из которых через диод и резистор соединен,а с источником питания и.через разделительный диод с источником запрещающего сигнала, база второго транзистора через диод и резистор соединена с источником питания и через второй разделительный диод с источником информационного сигнала, и инвертирующий т ран эи стор (2 ) .
Данный элемент потребляет значительную мощность °
Целью изобретения является уменьшение потребляемой мощности.
Поставленная цель достигается тем, что в логическ . и элемент, содержащий два входных транзистора, база одного иэ которых через диод и резистор соединена с источником питания и через разделительный диод и источником запрещающего сигнала, база второго транзистора через диод и резистор соедине- на с источником питания и через второй разделительный диод с источником информационного сигнала, и инвертирующий транзистор, введены четыре дополнительных диода и резистор, причем первый дополнительный диод включен между "-миттером первого транзистора и точкой соединенйя резистора и диода, подключенного к базе второго транзистора, эмиттер которого через разнополярно включенные второй и третий дополнительные диоды соединен с базой инвертирующего транзистора, при этом точка соединения упомянутых второго и третьего дополнительных транэи-.торов соединена через дополнительный резистор с источником питания и через
587627
15 четвертый дополнительный диод с эмиттером первого входного транзистора °
Принципиальная электрическая схема элемента приведена на чертеже.
Элемент содержит входной транзистор l, разделительные диоды, диод 2, 5 входной диод 3, входной транзистор 4, разделительный диод 5, диод 6, резистор 7, инвертирующий транзистор 8, диоды 9-12 и резисторы 13-16. На вход
17 подан информационный сигнал, íà l0 вход 18 — запрещающий сигнал.
Выходные сигналы снимаются с вых,с дов 19, 20. принцип работы заключается в следующем а
Пусть ко входу 18 приложен низкий потенциал. От шины питания через резистор 7, диод 5 ток замыкается на общую шину. Транзистор 4 запирается, обесточивает цепи диодов 9 и 11, под- 20 готавливая схему к прохождению сигналов по входу 17. При поступлении на вход 17 высокого потенциала, диод 3 запирается, и ток от шины питания через резистор 13, диод 2 смещает в прямом направлении переход база-коллектор транзистора 1, который переходит в насыщенное состояние. Низкий потенциал с эмиттера транзистора 1 поступает на выход 19 усилителя. Ток, протекающий через резистор 15,ответвляется в цепь: диод 10, открытый транзистор 1, а цепь диода 11 обесточена запертым транзистором 4. Отсутствие тока через диод 12 и переход база-коллектор транзистора 8 обеспе- 35 чивает запирание последнегo Высокий потенциал с эмиттера транзистора 8 поступает на выход 20 усилителя.
При поступлении на вход 17 низкого потенциала, ток через резистор 13, 40 диод 3 замыкается на общую шину. Отсутствие базового тока через диод 2, запирает транзистор 1, и вьсокий потенциал эмиттера передается на выход
19. Диод 10 заперт, и ток от шины пи- 45 тания через резистор 15, диод 12 смещает в прямом направлении переход. база-коллектор транзистора 8 и отпирает его. Низкий потенциал эмитт ра насыщенного транзистора 8 поступает на б0 выход 20.
Таким образам, при наличии низкого потенциала на входе 18 и поступлении по входу 17 высокого уровня на выхо.де 19 устанавливается низкий потенцию 6 а на выходе 20 — высокий.
Подача по входу 17 низкого потенциала- обеспечивает высокий уровень на выходе 19 и низкий потенциал на выходе 20.
Запрещение прохождения сигнала через усилитель реализуется подачей высокого потенциала на вход 18. В этом случае ток через резистор 7 и диод 6 отпирает транзистор 4. По цепи резистор 13, диод 9, открытый транзистор 4, а также по цепи резистор 15, диод il и открытый транзистор 4 ток проходит . на общую шину. Транзисторы 1 и 8 запираются, и высокий потенциал эмиттеров поступает на выходы 19 и 20. Это состояние сохраняется при подаче любого сигнала на вход 17 усилителя.
Импульсный усилитель обладает низкой потребляемой мощностью вследствие инверсного включения транзисторов.
Упрощение принципиальной схемы (уменьшение числа схемных элементов), уменьшение числа резисторов. и диодов, имеющих общую точку соединения, транзисторов с общей коллекторной областью, а также слаботочный режим работы транзисторов способствуют цовьыению надежности устройства..
Формула изобретения
Логический элемент Запрет, содержащий два входных транзистора, база одного иэ которых через диод и резистор соединена с источником питания и через разделительный диод с источником запрещающего сигнала, база второго транзистора через диод и резистор соединена с источником питания и через второй разделительный диод с источником инфсрмационного сигнала, и инвертирующий транзистор, о т л и ч а ю шийся тем, что с целью уменьшения потребляемой мощности, в него введены четыре дополнительных диода и резитор, причем первый дополнительный диод включен между эмиттером первого транзистора и точкой соединения резистора и диода, подключен ного к базе второго транзистора, эмиттер которого через разнополярно включенные второй и третий дополнительные диоды соединен с базой инвертирующего транзистора, при этом точка соединения упомянутых второго и третьего дополнительных транзисторов соединена через дополнительный резистор с источником питания и через четвертый дополнительный диод с эмиттером первого входного транзистора.
Источники информации, принятые во внимание при экспертизе:
1. Микросхемы интегральные, сер.134-2, ЧТУ-21.93.487.000.ТУ. 1973.
2. Texass Dnatvu ments,1971,ВИ 5449„
587627
Составитель Т.Артюк
Техред З.Фанта
Ко екто E.Ïàïï
РеБакто Л.К асова
М е
Филиал ППП .Патент, r. Ужгород, ул. Проектная, 4
Заказ 152/46 Тираж 1086 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий