Устройство для сравнения фаз двух электрических величин

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (ii) 588506

Союз Соввтокнх

Социвпиотичооких

Республик (6 1 ) Дополнительное к авт, свид-ву (22) Заявлено 26.05.75 (21) 2137965/18-21 с присоединением заявки № (51) М. Кл.2 G 01К 25/00

Государстввннын комитет (23) Совета Министров СССР по делам изобретений и открытий (53) УДК 623.311.017 (088.8) (43) Опубликовано 15.01.78. Бюллетень № 2 (45) Дата опубликования описания 14,01.78 (72) Авторы изобретения

Ю. Я. Лямец, В. М. Шевцов, В. И. Гринштейн, Л. Ф. Лаврентьев и В. H. Козлов

Чебоксарский государственный университет и Чебоксарский электроаппаратный завод (71) Заявители (54) УСТРОЙСТВО ДЛЯ СРАВНЕНИЯ ФАЗ ДВУХ

ЭЛЕКТРИЧЕСКИХ ВЕЛИЧИН

Изобретение относится к технике сравнения фаз и может быть использовано в фазочувствительных устройствах релейной защиты и автоматики.

Известны устройства для сравнения фаз двух электрических величин, содержащее два двухтактных усилителя-ограничителя, открытый транзистор, к коллектору которого подключено реле и два резистора, соединенных с эмиттером транзистора, второй вывод одного из них присоединен к второму выводу реле, между которым и базой транзистора подсоединен добавочный резистор. Эти устройства содержат, кроме того, пороговые элементы, параметры которых должны находиться в строго определенном соответствии один с другим (11.

Однако эти устройства имеют недостаточно высокую надежность работы устройств.

С целью повышения надежности предлагаемое устройство для сравнения фаз двух электрических величин снабжено четырьмя тиристорами, четырьмя транзисторами, двумя диодами и десятью резисторами, причем катоды всех тиристоров соединены и подключены к средним точкам усилителей-ограничителей, эмиттеры каждого из четырех транзисторов соединены соответственно с анодами тиристоров, управляющие электроды которых через пару последовательно соединенных резисторов подключены к базе последующего транзистора (первый тиристор соединен с вторым транзистором, второй — с третьим, третий— с четвертым и четвертый с первым), первый

5 выход первого двухтактного усилителя соединен с общей точкой пары резисторов первого тиристора, второй выход первого двухтактного усилителя через резисторы с третьим тиристором и соответственно первой и второй

10 выходы второго двухтактного усилителя подключены через резисторы к управляющим электродам второго и четвертого тиристоров, коллекторы первого и третьего и соответственно второго и четвертого тиристоров соеди15 иены и подключены к входам первого и второго диодов, выходы которых соединены между собой и подключены к базе открытого транзистора, входы диодов через резисторы соединены между собой и подключены к вы20 ходу второго резистора, соединенного с эмиттером открытого транзистора.

На фиг. 1 приведена схема предлагаемого устройства; на фиг. 2 — диаграммы, поясняющие его работу.

25 Устройство содержит двухтактные усилители-ограничители 1 и 2, открытый транзистор

3, к которому подключено реле 4 и резисторы

5 — 7, а также тиристоры 8 — 11, транзисторы

12 — 15, диоды 16, 17 и резисторы 18 — 27.

30 Сравниваемые по фазе величины А и Б по588506

10

3 даются на входы двухтактных усилителейограничителей 1 и 2, преобразующих знакопеременные сигналы в однополярные импульсы длительностью в полпериода. Импульсы А и

Б соответствуют положительным полуволнам величин А и Б, а импульсы А и Б — отрицательным полуволнам. Тиристоры 8 — 11 образуют совместно с транзисторами 12 — 15 четыре одинаковые цепи, состоящие из последовательно соединенных тиристора и транзистора.

Если на управляющий электрод тиристора и на базу транзистора одной и той же цепи одновременно поданы импульсы, то тиристор и транзистор открываются и остаются во включенном состоянии до тех пор, пока с транзистора не будет снят сигнал. В зоне углов

0, Б»

Б, которые подаются на базы транзисторов (фиг. 2, а).

В зоне углов 180

А — Б» т. е. на транзисторы управляющие импульсы подаются позднее, чем на включенные последовательно с ними тир исторы, вследствие чего длительность пребывания каждой цепи в открытом состоянии уменьшается и становится равной времени от момента поступления импульса на тиристор и до момента снятия импульса с транзистора (фиг. 2, б).

Токи 4, 4 и 4, г4 суммируются на резисторах

26 и 27, создавая токи 4=4+4 и 4=4+4 В зоне углов 0

Диоды 16, 17 и резисторы 5 — 7 образуют схему, через которую на транзистор 3 подаются сигналы, снимаемые с резисторов 26, 27.

В те моменты времени, когда один из токов

4 или 4 равен нулю, диод 17 или соответственно диод 16 открыт током, протекающим через резистор 7, тогда транзистор 3 закрыт напряжением, снимаемым с резистора 5.

Отсюда следует, что в зоне углов 180

<360 транзистор 3 постоянно закрыт. В те же моменты времени, когда одновременно протекают оба тока 4 и 4, оба диода 17 и 16 закрыты напряжением, снимаемым с резисторов 26 и 27, и ток резистора 7 переключается

55 в базу транзистора 3, возникающий при этом выходной сигнал (ток if7) вызывает срабатывание реле 4.

Таким образом, устройство срабатывает только в зоне углов 0

В связи с тем, что устройство не содержит пороговых элементов, параметры которых должны находиться в определенном соотношении один с другим, его надежность повышается.

Формула изобретения

Устройство для сравнения фаз двух электрических величин, содержащее два двухтактных усилителя-ограничителя, открытый транзистор, к коллектору которого подключено реле и два резистора, соединенных с эмиттером транзистора, второй вывод одного из них присоединен ко второму выводу реле, между которым и базой транзистора подсоединен добавочный резистор, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности, оно снабжено четырьмя тиристорами, четырьмя транзисторами, двумя диодами и десятью резисторами, причем катоды всех тиристоров соединены и подключены к средним точкам усилителей-ограничителей, эмиттеры каждого из четырех транзисторов соединены соответственно с анодами транзисторов, управляющие электроды которых через пару последовательно соединенных резисторов подключены к базе последующего транзистора (первый тиристор со вторым транзистором, второй— с третьим, третий — с четвертым и четвертый— с первым), первый выход первого двухтактного усилителя соединен с общей точкой пары резисторов первого тиристора, второй выход первого двухтактного усилителя — через резисторы с третьим тиристором и соответственно первый и второй выходы второго двухтактного усилителя подключены через резисторы к управляющим электродам второго и четвертого тиристоров, коллекторы первого и третьего и соответственно второго и четвертого транзисторов соединены и подключены к входам первого и второго диодов, выходы которых соединены между собой и подключены к базе открытого транзистора, входы диодов через резисторы соединены между собой и подключены к выводу второго резистора, соединенного с эмиттером открытого транзистора.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР Ко 368556, кл. б 01R 25j04, 1971.

588506

Фиг 1

i i

1 фиг. 2

Составитель П. Лягин

Техред И. Карандашова

Корректор 3. Тарасова

Редактор Е. Янова

Подписное

Заказ 2921/8 Изд. № 101 Тираж 1109

НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, K-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2!

Щ

Гг ГГГту 4

Г

61 (