Преобразователь интервала времени в цифровой код
Иллюстрации
Показать всеРеферат
1
О П И с А Н И Е (11) 588630
ИЗОБРЕТЕНИЯ
Саюэ Советских
Социалистических
Республик
К ЛВТОРСКОММ СВИДЕТЕЛЬСТВ (б1) Дополнительное к авт. свнд-ву (22) Заявлено 23.08.76 (2!) 2398993/18-21 с присоединением заявки ¹ (51) М. Кл. H ОЗК 13/20
Государственный комитет (23) Приоритет (43) Опубликовано 15.01,78. Бюллетень ¹ 2 (53) УДК 681.325(088.8) (45) Дата опубликования описания 20.01.78
Совета Министров СССР па делам изобретений и открытий (72) Автор изобретения
А. А. Самусь
Северо-Западный заочный политехнический институт (71) Заявитель (54) ПРЕОБРАЗОВАТЕЛЬ ИНТЕРВАЛА ВРЕМЕНИ
В ЦИФРОВОЙ КОД
Изобретение относится к радиотехнике, импульсной технике и может быть использовано в цифровых измерителях интервалов времени.
Известен преобразователь интервала времени в цифровой код, содержащий генератор счетных импульсов, временной селектор, счетчик импульсов и устройство цифрового отсчета (1).
Недостатком известного устройства является наличие погрешности преобразования из-за смещения перебросов триггера, обусловленное крутизной фронта импульса, Известен другой преобразователь, содержащий последовательно соединенные триггеры, триггер управления, два вентиля и линию задержки (2).
Недостатком известного преобразователя является низкая точность преобразования, что объясняется тем, что триггер первого разряда уменьшает погрешность дискретности отсчета вдвое при неизменной частоте счетных импульсов только для заднего фронта преобразуемого интервала времени.
С целью повышения точности преобразования в преобразователь, содержащий триггеры первого и второго разрядов, два вентиля, линию задержки, включенную между вентилями, и триггер управления, выходы которого соединены соответственно с управляющими входами первого и второго вентилей, введены первый и второй элементы ИЛИ, третий вентиль, дополнительная линия задержки, блок дифференцирования, элемент отрицания и раси иритель импульсов, причем входы первого и третьего вентилей объединены, а управляющий вход последнего подключен к управляющему входу второго вентиля, выход которого присоединен к одному из входов первого элемента ИЛИ, второй его вход через последовательно включенные элемент отрицания и блок дифференцирования подключен к управляющему входу первого вентиля, а выход— к счетному входу триггера первого разряда, выход третьего вентиля соединен с одним нз
15 входов второго элемента ИЛИ и через расширитель импульсов — с управляющим входом элемента отрицания, при этом второй вход второго элемента ИЛИ через дополнительную линию задержки подсоединен к вы20 ходу триггера первого разряда, а выход его— к счетному входу триггера второго разряда.
На чертеже представлена блок-схема устройства.
25 Преобразователь содержит триггер первого разряда 1, триггер второго разряда 2, первый и второй элементы ИЛИ 3 и 4, первый, второй и третий вентили 5, б и 7, линию задержки 8, дополнительную линию задержки 9, логи30 ческий элемент отрицания 10, расширитель
588630
15 импульсов 11, блок дифференцирования 12 и триггер управления 13.
Преобразователь работает следующим обра:.ом.
В исходном состоянии на выходах триггера 13 низкий и высокий потенциал. Система элементов выбрана так, что открыт только вентиль 5, Триггеры 1 п 2 находятся в нулеl3oM состоянии.
В момент поступления старт-импульса на вход триггера 13, последний опрокидывается, вентили 6 и 7 открываются, а вентиль 5 закрывается, При этом на вход линии задержки
8, рассчитанной на полупериод следования счетных импульсов, счетные импульсы не поступают, но через открытый вентиль 6 и элемент ИЛИ 3 на вход триггера 1 проходит задержанный импульс с выхода линии задержки
8, если старт-импульс находится в первом полупериоде счетных импульсов. Этот задержан ный импульс опрокидывает триггер 1 в состояние «1». Если же старт-импульс находится во втором полупериоде счетных импульсов, вентиль 5 открывается уже после прихода задержанного импульса и поэтому триггер 1 остаегся в исходном состоянии «О».
Одновременно после прихода старт-импульса счетные импульсы поступают через вентиль
7 и элемент 4 на счетный вход триггера второго разряда 2. При этом счетные импульсы с выхода вентиля 7 поступают на вход расширителя импульсов 11, который формирует на своем выходе импульсы с длительностью, равной полупериоду счетных импульсов.
В момент поступления стоп-импульса на вход триггера 13 последний устанавливается в исходное состояние, вентили 6 и 7 закрываются, а вентиль 5 открывается. Положительный перепад напряжения на выходе триггера
13 дифференцируется блоком 12. Импульс с выхода блока 12 проходит через элемент 10 и элемент ИЛИ 3 на счетный вход триггера 1, если стоп-импульс находится во втором полупериоде счетных импульсов. Этот импульс опрокидывает триггер 1. Если триггер 1 находился до этого в состоянии «1», то он возвращается в состояние «О» и импульс с его выхода через линию задержки 9 и элемент 4 поступает на счетный вход триггера второго разряда 2. Линия задержки 9 имеет время задержки большее времени переходных процессов в тр игге р е 2.
Если стоп-импульс находится в первом полупериоде счетных импульсов, то импульс с
50 выхода блока 12 не пройдет через элемент отрицания 10, так как на управляющий вход последнего в течение первого полупериода счетных импульсов подается «запрещающее» напряжение с выхода расширителя импульсов
11. При этом триггер 1 не изменит своего состояния.
Таким образом триггер младшего разряда
1 в счете не участвует и его быстродействие может быть существенно ниже быстродействия триггера 2. Вместе с тем триггер 1 вдвое уменьшаег погрешность дискретности отсчета при неизменной частоте счетных импульсов.
Г1ри этом среднеквадратическая погрешность дискретности для начала и конца преобразуемого интервала времени одинакова.
Формула изобретения
Преобразователь интервала времени в цифровой код, содержащий триггеры первого и второго разрядов, два вентиля, линию задерж ки, включенную между вентилями, и триггер управления, выходы которого соединены соответственно с управляющими входами первого и второго вентилей, отличающийся тем, что, с целью повышения точности преобразования, он снабжен первым и вторым элементами ИЛИ, третьим вентилем, дополнительной линией задержки, блоком дифференцирования, элементом отрицания и расширителем импульсов, причем входы первого и третьего вентилей объединены, а управляющий вход последнего подключен к управляющему входу второго вентиля, выход которого присоединен к одному из входов первого элемента ИЛИ, второй его вход через последовательно включенные элемент отрицания и блок дифференцирования подключен к управляющему входу первого вентиля, а выход — к счетному входу триггера первого разряда, выход третьего вен тиля соединен с одним из входов второго элемента ИЛИ и через расширитель импульсов— с управляющим входом элемента отрицания, при этом второй вход второго элемента ИЛИ через дополнительную линию задержки подсоединен к выходу триггера первого разряда, а выход его — к счетному входу триггера второго разряда.
Источники информации, принятые во внимание при экспертизе
1. Мирский Г. Я. Радиоэлектронные измерения, «Энергия», М., 1975, с, 176.
2. Авторское свидетельство СССР М 427468, кл. Н ОЗК 13/20, 1974.
588630
Составитель М. Барашков
Техред А. Камышникова
Корректор Н. Федорова
Редактор Н. Каменская
Подписное
Типография, пр. Сапунова, 2
Заказ 3165/13 Изд. Мз 131 Тираж 1080
НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5