Устройство синхронизации для стартостопных систем передачи дискретной информации

Иллюстрации

Показать все

Реферат

 

О Il И С А Н И Е пц 588648

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДВТЕДЬСТВУ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 15.07.76 (21) 2391481/18-09 с присоединением заявки № (51) М. Кл. Н 04L 7/02

Совета Министров СССР

an делам изобретений и открытий (43) Опубликовано 15.01.78. Бюллетень № 2 (45) Дата опубликования описания 20.01.78 (53) УДК 621.394.662 (088.8) (72) Авторы изобретения

Б. М. Чернобыльский и О. С. Сосницк (71) Заявитель (54) УСТРОЙСТВО СИНХРОНИЗАЦИИ ДЛЯ СТАРТСТОПНЫХ

СИСТЕМ ПЕРЕДАЧИ ДИСКРЕТНОЙ ИНФОРМАЦИИ

Государственный комитет (23) 11р нор итет

Изобретение относится к тех нике передачи дискретной и нформации, Известно устройство синхронизации для ста ртстопных систем передачи дискретной и нформации, содержащее последовательно соединенные формирователь входных импульcoIB,,cTBipTcToIIHbIH триггер и задающий генератор, выход которого подключен к счетному входу распределителя, контрольный выход кото рого подключен к входу блока,выделения признака фазы (1).

Однако известное устройство не обеспечивает малое время вхождения в синхронизм при произвольной длительности, стоповой посылки.

С целью сокращения време ни вхождения в синхронизм при произвольной длительности стоповой посылки,в предлагаемое устройство синхронизации для старpcTQIIHbIx систем передачи дискретной информации введены (п — 1) дополнительных распределителей, где п — число возможных ста ртстопных переходов в кодовой комбинации, (и — 1) элементов ИЛИ, блок выделения cTBIpTcTQIIHblx переходов и блок коммутации и управления, при этом |выход задающего генератора подключен:к счетным входам (п — 1) дополнительных распределителей, выход стартстопного триггера подключен к входу блока выделения стартстопных переходов, к входу

«сброс» распределителя и к первым входам (п — 1) элементов ИЛИ, к вторым .входам которых подключены соответствующие выходы блока выделения стартстопных переходов, а выход каждого элемента ИЛИ подключен к входу «сброс» соответствующего дополнительного,расп|ределителя, причем вход формирователя входных импульсов соединен с информацион|ным входом блока выделения npuI0 знака фазы, кроме того информационные и контрольные выходы распределителя и (п — 1) дополнительных распределителей подключены соответственно к входам блока коммутации и управления непосредственно и через блок вы15 деления признака фазы, а управляющий выход блока, коммутации и управления подключен к другому входу,стартстопного триггера.

На чертеже приведена структурная схема устройства.

20 У стройство синхронизации для стартстопных систем передачи дискретной информации содержит последовательно соединенные форми рователь 1 входных импульсов, стартстопный триггер 2, задающий генератор 3, выхо25 дом подключенный к счетному входу распределителя 4,,контрольный выход которого подключен к входу блока 5,выделения признака фазы, (п — 1) дополнительных распределителей 6, где п — число возможных стартстоп30 ных переходов в,кодовой комбинации, (и — 1) 588648

10 элементов ИЛИ 7, блок 8 выделения стартстопных пе реходов и блок 9 коммутации и управления, при этом выход задающего генератора 3 подключен к счетным входам (и —:1) дополнительных распределителей 6, выход стартстопного триггера 2 — к входу блока 8 выделения стартстопных переходов, к входу

«сброс» распределителя 4 и к первым входам (и — 1) элементов ИЛИ 7, к вторым входам кото рых подключены соответствующие выходы блока 8 выделения стартстопных переходов, а выход каждого элемента ИЛИ 7 подключен к входу «сброс» соответствующего дополнительного, распределителя 6, причем вход формирователя 1 входных им пульсо в соединен с информационным входом блока 5 выделения признака фазы, кроме того, информационные и ко нтрольные выходы распределителя 4 и (и — 1) дополнительных,распредслитслей 6 подключены соответственно к входам блока 9 коммутации и управле ния непосредственно и чсрез блок 5 выделения признака фазы, а управляющий выход блока

9 коммутации и управления подключен к другому входу стартстопного триггера 2.

Устройство работает следующим образом.

В исходном состоянии стартстопный триггер 2 запрещает работу распределителя 4, дополнительных распределителей 6 и блока 8 выделения стартстопных переходов. И нформация из ка нала поступает на форми рователь 1 входных импульсов, формирующий узкие импульсы, соответствующие моментам стопстартных переходов.

Первый же импульс переводит .стартстопный триггер 2 в положение, при,котором от задающего генератора 3 запускаются распределитель 4 и дополнительные распределители

6. Второй импульс, формируемый блоком 8 выделения стопстартных переходов, устанавливает через соответствующий элемент ИЛИ

7 один из дополнительных распределителей 6 в начальное состояние, претий импульс — другой из допол нителыных распределителей 6 и так далее.

Таким об разом, так как общее число распределителей 4 и 6 равно числу возможных стопстартных переходов,в кодовой комбинации за вовремя, равное ее длительности, то распределитель 4 или один :из дополнительных распределителей 6 обязательно входит в фазу. Этот момент определяется блоком 5 выделения признака фазы, пап ример, по соответствию поля рнoстей стартовой и стопо вых посылок.в принимаемой кодовой комбинации.

Блок 5 выделения признака фазы формирует на соответствующем выходе сигнал управления, .поступающий на соответствующий вход

4 блока 9 коммутации и управле ния, который подключает к выходу устройства сфазированный распределитель 4 или дополнительный распределитель 6 и сигналом с управляющего выхода устанавливает стартстопный триггер

2 в исходное состояние.

Таким образом обеспечивается быстрое вхождеяие уст ройства,в фазу,при произ вольной длительности стоповой посылки.

Формула изобретения

Устройство синхронизации для стартстопных систем передачи дискретной информации, содержащее последо вательно соеди ненные формирователь входных импульсов, стартстопный триггер и задающий гене ратор, выход которого;подключен к счетному входу расп ределителя, контрольный выход которого подключен к входу блока выделения признака фазы, отличающееся тем, что, с целью сокращения времени вхождения в синхронизм при произвольной длительности стоповой посылки, в ведены (п — 1) дополнительных распределителей, где и — число возможных стартстопных переходов IB кодовой комбинации, (п — 1) элементов ИЛИ, блок выделения стартстопных пе реходов и блок ком мутации и управления, при этом выход задающего, генератора подключен к счетным входам (и —,1) дополнительных распределителей, выход стартстопного триггера подключен,к входу блока выделения стартстопных переходов, к входу «сброс» распределителя и кпервым .входам (11 — 1) элементов ИЛИ, IK,вторым входам которых подключены соответствующие выходы блока выделения стартстоп ных переходов, а выход каждого элемента

ИЛИ подключен к входу «сброс» соответствующего дополнительного ip аспределителя, причем вход форми ро вателя,входных импульсои,соединен с и нфо рмационным входом блока выделения признака фазы, кроме того инфо рмационные и;KOHTipOJIbHbIe выходы распределителя и (п — 1) дополнительных,распределителей подключены соответственно к входам блока коммутации и упра вления .непос редственно и через блок выделения признака фазы, а управляющий выход блока коммутации и управления подключен к другому входу стартстолного т риггера.

Источники информации, при нятые во внима ние п ри экспертизе

1. Кордобовский А. И. и д р. Телеграф ное устройство с быстрым:вхождением в фазу.

«Электро связь», 1976, ¹ 4, стр. 32 (прототи п) .

588648

Составитель А. Кузнецов

Техред Н. Рыбкина

Корректор Л. Котова

Редактор Т. Янова

Типография, пр. Сапунова, 2

Заказ 2916/3 Изд. Мо 113 Тираж 818 Подписное

НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5