Устройство для передачи асинхронных сигналов

Иллюстрации

Показать все

Реферат

 

нц 590800

Савз Саветскик

Сациалистинескик

Реслублик (б1) Дополнительное к авт. свид-ву (22) Заявлено 15.07.76 (21) 2386306/18-24 с присоединением заявки № (23) Приоритет (43) Опубликовано 30.01.78. Бюллетень № 4 (45) Дата опубликования описания 07.02.78 (51) М. Кл.2 G 08С 19/28

Гасударственный комитет

Совета 1Иинкстрав СССР

Ао делам изобретений и открытий (53) УДК 621.398(088.8) (72) Авторы изобретения

В. В. Баканов и А. Д. |Ожбабенко (71) 3 аявитель (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ АСИНХРОННЪ|Х СИГНАЛОВ

Изобретение относится к системам передачи данных и может быть применено для передачи информации кодо-импульсным методом.

Известно устройство для передачи сигналов (1), содержащее ячейки памяти и блоки опроса, которые формируют последовательности импульсов и передают их в линию.

Недостаток известного устройства состоит в низкой скорости его работы, обусловленной потерями времени при занесении кодов в память и вывода их в линию связи.

Известно также наиболее близкое по технической сущности к предложенному устройство (2) для асинхронной передачи сигналов, содержащее шифратор адреса, входы которого соединены с входами устройства, линии связи, выходы которых подключены к соответствующим входам регистратора.

Недостатком известного устройства является возможность потери информации при высокой интенсивности входных асинхронных потоков сигналов.

Цель изобретения — повышение надежности передачи информации.

Это достигается тем, что в устройство введены переключающий элемент и блоки разделения кодов, каждый из которых выполнен на распределителе, параллельном регистре, элементе ИЛИ, одновибраторе и формирователе сигналов. Выход шифратора адреса соединен с первыми входами распределителей блоков разделения кодов и с входом переключающего элемента, выходы которого подключены к вторым входам соответствующих распределителей блоков разделения кодов, в каждом из которых первый выход распределителя соединен с первым входом элемента ИЛИ. Второй выход распределителя подключен к первому входу параллельного регистра, выход которого

1ð соединен с вторым входом элемента ИЛИ, выход элемента ИЛИ вЂ” к входу одновибратора, выход которого соединен с третьим входом распределителя и через формирователь сигналов с вторым входом параллельного регистра, 15 гыход элемента ИЛИ каждого блока разделения кодов соединен с линией связи.

Схема устройства показана на чертеже.

Устройство содержит шифратор 1 адреса, линии 2 связи, регистратор 3, распределитель

4, параллельный регистр 5, элемент ИЛИ 6, одновибратор 7, формирователь 8 сигналов и переключающий элемент, выполненный на триггере 9.

Работает устройство следующим образом.

Сигнал, поступивший на один из входов шифратора 1 адреса, с его выхода в форме параллельного кода подается на вход триггера

9 и в распределители 4 блоков 10 и 11 разделения кодов, которые осуществляют операцию

30 распределения кодов между выходами в зави590800 снмости от кода на управляющих входах, причем уровни «О» нли «1» на третьем входе разрешают или запрещают прохождение параллельных кодов через распределитель, а уровни «О» или «1» на втором входе разрешают или запрещают прохождение параллельных кодов на выходы соответственно.

В исходном состоянии на управляющих входах распределителя 4 блока 11 разделения устанавливается код 01, запрещающий прохождение параллельных кодов через распределитель, а на управляющих входах распределителя блока 10 разделения — код 00, что вызывает прохождение параллельного кода через элемент ИЛИ 6, в линию 2 связи. Одновременно запускается одновибратор 7, формирующий сигнал единичного уровня на время занятости линии связи, и переключается триггер 9, запрещая прохождение сигналов через блок 10 и разрешая их прохождение через блок 11.

Следующий сигнал проходит через распределитель 4 и элемент ИЛИ 6 блока 11 разделения кодов в линию связи и запускает одновибратор 7 этого блока. Одновременно вновь переключается триггер 9, разрешая прохождение сигналов через блок 10 разделения.

Если третий входной сигнал поступает при занятой верхней (по схеме) линии связи, что соответствует едини ному уровню на входе распределителя блока 10 разделения кодов, то соответствующий параллельный код с выхода распределителя попадает в параллельный регистр 5, запоминается в нем и выводится через элемент ИЛИ 6 в линию связи после ее освобождения импульсом формирователя 8 сигналов, который генерируется по окончании единичного сигнала с одновибратора 7.

Аналогично четвертый входной сигнал, поступающий при занятой нижней (no схеме) линии связи, запоминается параллельным регистром блока 11 разделения кодов и выводится в линию связи после ее освобождения.

Пятый сигнал, попадающий на вход шифратора, может быть потерян только в случае, когда заняты обе линии связи и оба регистра.

Однако вероятность такого события в большинстве случаев очень мала (не превышает

0,001) .

Таким образом, предложенное устройство позволяет раздельно передавать импульсы, поступающие на вход устройства с весьма малой разновременностью, при этом временной

5 сдвиг, не превышавший разрешающего времени линии связи, появляется только для третьего и четвертого наложившихся сигналов, Разрешающее время самой схемы весьма мало, определяется длительностью импульсов, посту1р пающих в шифратор адреса, быстродействием триггера и распределителя, формула изобретения

Устройство для передачи асинхронных сиг15 налов, содержащее шифратор адреса, входы которого соединены с входами устройства, линии связи, выходы которых подключены к соответствующим входам регистратора, о т л ич а ю щ е е с я тем, что, с целью повышения надежности передачи информации, в него введены переключающий элемент и блоки разделения кодов, каждый из которых выполнен на распределителе, параллельном регистре, элементе ИЛИ, одновибраторе и формирователе сигналов, выход шифратора адреса соединен с первыми входами распределителей блоков разделения кодов и с входом переключающего элемента, выходы которого подключены к вторым входам соответствующих распределизр телей блоков разделения кодов, в каждом из которых, первый выход распределителя соединен с первым входом элемента ИЛИ, второй выход распределителя подключен к первому входу параллельного регистра, выход которого соединен с вторым входом элемента ИЛИ, выход элемента ИЛИ подключен к входу одновибратора, выход которого соединен с третьим входом распределителя и через формирователь сигналов с вторым входом па4р раллельного регистра, выход элемента ИЛИ каждого блока разделения кодов соединен с линией связи.

Источники информации, принятые во внимание при экспертизе

45 1. Авторское свидетельство СССР Мо 436452, кл. Н 041 7/02, 1972.

2. Лифшиц А. P., Биленко А. П. Многоканальные асинхронные системы передачи информации. Изд. «Связь», 1974, с. 8, рис. В.7, 590800

Составитель Н. Лысенко

Техред Л. Гладкова

Редактор И. Грузова

Корректоры: Л. Денискина и И. Позняковская

Подписное

Типография, пр. Сапунова, 2

Заказ 3267/14 Изд. ¹ 172 Тираж 778

НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5