Двенадцатитактный реверсивный распределитель импульсов

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

Союз Советскнк

Социалистических

Республик

К АВТОРСКОМУ СВИ ЕТЕЛЬСТВ (61) Дополнительное к авт. свид-ву (22) Заявлено 20.11.75 (21) 2190478j18-21 с присоединением заявки № (23) Приоритет (43) Опубликовано 15.02.78. Бюллетень ¹ 6 (45) Дата опубликования описания 04.03.78 (51) М. Кл. Н ОЗК 17/62

Государственный комитет

Совета Министров СССР ло делам изобретений и открытий (53) УДК 621.382.3:621..523.8 (088.8) (72) Автор изобретения и (71) заявитель

Ю. Л, Соколов (54) ДВЕНАДЦАТИТАКТНЬ1Й РЕВЕРСИВНЫЙ

РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ

Изобретение относится к области вычислительной техники.

Известен распределитель импульсов,построенный по совмещенной схеме на трехразрядном регистре, одном счетном триггере и дешифраторе из шести элементов И 1).

Однако при необходимости выдачи единичного сигнала попеременно то на двух выходах, то на трех устройство существенно усложняется.

Наиболее близким к предлагаемому является двенадцатитактный реверсивный распределитель импульсов, содержащий шест D-триггеров, С-входы которых объединены и соединены с шиной синхросигнала, 0-входы соединены соответственно с выходами элементов

2И вЂ” ИЛИ, шина обратного заполнения соединена с первыми входами первых элементов И элементов 2И вЂ” ИЛИ, а шина прямого заполнения — с первыми входами вторых элементов

И элементов 2И вЂ” ИЛИ (2). Недостатком этого распределителя является большое количество оборудования.

В целях упрощения в предлагаемом двенадцатитактном реверсивном распределителе импульсов второй и третий входы первых элементов И элементов 2И вЂ” ИЛИ соединены соответственно с нулевыми выходами пятого и четвертого, пятого и шестого, первого и шестого, второго и первого, второго и третьего, третьего и четвертого D-триггеров, а второй и третий входы вторых элементов И элементов

2И вЂ” ИЛИ соединены соответственно с нулевыми выходами четвертого и третьего, пятого

5 и четвертого, шестого и пятого, шестого и первого, второго и первого, второго и третьего

D-триггеров.

На чертеже показана схема двенадцатитактного реверсивного распределителя импульсов, 10 содержащего инверсный вход 1 сигнала управления порядком следования, от которого начинается шина обратного заполнения, прямой вход 2 того же сигнала, от которого начинается шина прямого заполнения, вход 3 старто15 вых импульсов, элементы 2И вЂ” ИЛИ 4 — 9, D-триггеры 10 — 15, Распределитель работает следующим образом.

В начальный момент триггеры 10 и 11 сброшены в единичное состояние, а остальные— в нулевое. Если на входе 1 зафиксирован логический нуль, а на входе 2 — единица, то распределитель включен для прямого заполнения.

При этом единичный сигнал присутствует

25 только íà D-входах триггеров 10, 11 и 12.

Первый стартовый импульс перебрасывает триггер 12 в единичное состояние, такое же состояние поддерживается в триггерах 10 и 11.

Второй стартовый импульс приводит к сбросу

30 триггера 10, а в триггерах 11 и 12 единичное

ЯЗЗ14

Составитель Л. Аемуткии

Техред Н. Рыбкина

Корректор Л. Брахнина

Редактор T. Юрчикова

Заказ 46/17 Изд. № 242 Тираж 1080

НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Типография, пр. Сапунова, 2 состояние сохраняется. Далее процессы в схеме протекают аналогично, а на выходах триггеров формируется последовательность 12-123-23-234-34-345-45-456-56-561-61-612-12... (в этой последовательности цифрами указаны единичные выходы триггеров 10 — 15). При смене полярности сигналов на входах 1 и 2 наблюдается обратная последовательность 12-612-61-561-56-456-45-345-34-234-23-123-12... P еверс возможен с любого промежуточного состояния триггеров.

Формула изобретения

Двенадцатитактный реверсивный распределитель импульсов, содержащий шесть D-триггеров, С-входы которых соединены с шиной синхросигнала, D-входы соединены соответственно с выходами элементов 2И вЂ” ИЛИ, шина обратного заполнения соединена с первыми входами первых элементов И элементов 2И—

ИЛИ, а шина прямого заполнения — с первы.4 ми входами вторых элементов И элементов

2И вЂ” ИЛИ, отличающийся тем, что, с целью упрощения распределителя, второй и третий входы первых элементов И элементов

5 2И вЂ” ИЛИ соединены соответственно с нулевыми выходами пятого и четвертого, пятого и шестого, первого и шестого, второго и первого, второго и третьего, третьего и четвертого Dтриггеров, а второй и третий входы вторых

10 элементов И элементов 2И вЂ” ИЛИ соединены соответственно с нулевыми выходами четвертого и третьего, пятого и четвертого, шестого и пятого, шестого и первого, второго и первого, второго и третьего D-триггеров.

15 Источники информации, принятые во внимание при экспертизе

1. Букреев И. Н. и др. Микроэлектронные схемы цифровых устройств. 1973, с. 211, рис. 6, 9.

20 2. Сборник «Электронная техника в автоматике», вып. 7. М., «Сов. радио», 1975.