Устройство для преобразования сигналов
Иллюстрации
Показать всеРеферат
«1 гав т в «< . — i :Ì
ИЗОБРЕТЕНИЯ
Сеоз Сааетскиа
Социапистическии
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (51) М. Кл. (22) Заявлено 13Л174 (21) 2078574/18-24 я 06 Я 7/12 с присоединением заявки Ph
Гееуйеретееаемй еаитет еееета 1теееетрее OCGP ее делая еаебретееей е етарытей (23) Приоритет (43) Опубликовано 250278Бюллетень ¹ 7 (53) УДК 681. 335 (088. 8) (45) Дата опубликования опиСаиия 020278 (72) Автор изобретения
В.Ф.Соломатин (71) Заявитель
Северо-Западный заочный политехнический институт (54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ П-СИГНАЛОВ
Изобретение относится к вычислительной технике, технике обработки информации, технике связи может быть использовано в запоминающих устрой: ствах с распределенной записью и в 5 многоканальных системах связи.
Известны устройства для преобразования тт -входных сигналов В и -выходных сигналов, содержащее сумматор входы которых через элементы умноже- l0 ния на постоянные. коэффициенты соединены со входами блока, а .выходы - с выходами упомянутых блоков Я .
Наиболее близким .т<вхнйческим решением к заявленному является устрой- 15 ство для преобразования тт -входных сигналов, содержащее и -выходных сумматоров и блок умножения на постоянный коэффициент $2).
Недостатками известных устройств 20 является их конструктивная сложность. связанная с наличием большого числа блоков умножения на постоянный коэффициент.
Цель изобретения - упрощение уст- 26 ройства.
Это достигается тем, что устройство содержит инвертирующий сумматор, входы которого соединены с входами устройства с первого по тт -ый, а вы- 80
2 ход ннвертирующего сумматора через блок умножения на постоянный коэффициент соединен с первыми входами всех выходных сумматоров, вторые входы которых подключены к первому входу устройства, третий вход каждого т -ro выходного сумматора (т 2,3... п ) подключен к т -тому входу устройства, а входы первого!выходного сумматора с треть|его по (л +1)-ый соединены с входамй<устройства со второго по и "ый °
На чертеже приведена структурная схема устройства.
Оно содержит <в<ыходные сумматоры
1(1- ff ), инвертирующий сумматор 2 и блок 3 умножения на постоянный коэффициент. Входы устройства 4(1- tt ) соединены cD входами выходных:суьвиторов,- причем т -ый вход блока соединен с.err -ым сумматором в том случае, когда компонента U <„ матрицы функции Уолша равна (+)1. Входы инвертирующего сумматора 2 соединены со входами устройства, а выходи через блок
3 соединены со входами выходных сумматоров.
Устройство работает следующим образом.
594505
Формула изобретения. ЦНИИПИ Заказ 840/48 Тираж 825 Подписное
Филиал ППП ПАтент, r. Ужгород, ул. Проектная,4
Веса связей от входов устройства к выходным сумматорам равны 0"или 1"
Эти веса можно;представить так
)/; -0 5(Ц; + 1), 5 где U — компонента матрицы функций
1 Itl
Уолша.
Тогда для выходного сигнала гп -го сумматора получаем в соответствии со структурой устройства, без учета сигнала с выхода блока 3, следующее вы10 ражение:
q =Еа; 0,5(Q, Ц-0,5Z o;U; +0,5 .а;, 1 где a" — величина сигнала на -том входе устройства.
Величина сигнала на выходе инвертирующего сумматора 2 равна K a, .
Блок 3 ослабляет сигнал в два раза.
На входы сумматоров 1 с выхода блока
3 поступает сигнал величиной 0 5 ) а;
На выходе rn -го выходного сумматора величина сигнала с учетом сигнала, приходящего с делителя, равна с 0,5 7 a;U;
25 где U — компонента матрицы функций
< rH
Уолша.
Следовательно, предложенное устройство осуществляет линейное преобразование сигналов, матрица коэффициентов 30 которого представляет собой матрицу функций Уолша.
Такое устройство может быть использовано как для прямого, так и для обратного линейного преобразования сигналов.
Блок 3 может быть совмещен с инвертирующим сумматором.
Положительный эффект предложенногс устройства заключается в упрощении устройства за счет исключения блоков умножения.
Устройство для преобразования Н сигналов, содержащее rt -выходных сумматоров и блок умножения на постоянный коэффициент, о т л и ч а ющ е е с я тем, что, с целью упрощения устройства, оно содержит инвертирующий сумматор, входы которого соединены с входами устройства с первого по rt -ый, а выход инвертирующего сумматора через блок умножения на постоянный коэффициент соединен с первыми входами всех выходных сумматоров, вторые входы которых подключены к первому входу устройства, третий вход каждого i -го выходного сумматора (i 2,3... и ) подключен к i -тому входу устройства, а входы первого выходного сумматора с третьего по (Л.+1)ый соединены с входами устройетва со второго по и -ый.
Источники информации принятые во внимание при экспертизе:
1. Авторское свидетельство СССР
9 339922, кл. g 06 К 7/00, 1969.
2. Запоминающие устройства, сб.статей под ред. Л.П.Крайзмера, вып.
4, - Энергия, Л., с.118-119, рис.1.