Многоканальный регулятор
Иллюстрации
Показать всеРеферат
ъд
: =:- г н э-,-;,-.;;;.:,,; ч, си . g
И Е 1 5вввов
Союз Советских
Социалистимеских
Республик (61) Дополнительное к авт. свид-ву(22) Заявлено 04. 06.76 (21) 2368133/18-2 с присоединением заявки №вЂ” (23) Приоритет— (43) Опубликовано 05.03.78. Бюллетень № 9 (45) Дата опубликования описания М,0,76, (51) М. Кл.
6 05 B 11/01
Государственный комитет
Совета Министров СССР оа делам .изобретений н открытий (53) УДК 62-50 (088.8) (72) Авторы изобретения
В. М. Горбунов, И, И. Троицкий, Р, А, Вдовцев и С. Ф. Вершинин
Чебоксарский филиал производственно-технического объединения
"Р ос оргтехстр оы" (71) Заявитель (5 4) МНОГОКАНАЛЬНЫЙ РЕГУЛЯТОР
Изобретение касается автоматического регулирования технологических процессов.
Известны различные многоканальные регуляторы, содержащие в каждом канале датчик, задатчик, релейный регулирующий прибор, мажоритарные блоки, блок управления исполнительным механизмом, регулирующий орган и элемент ИЛИ (1), (2) .
Наиболее близким к предлагаемому изобретению является многоканальный регулятор, содержащий по числу каналов блоки сравнения, )О подключенные через коммутатор сигналов ошибки к входу релейного усилителя, выход которого через коммутатор исполнительных органов подключен к входам исполнительных органов, а также коммутатор сигналов настройки параметров, выходы которого подключены к управляющим входам релейного усилителя (3j.
Однако для этого регулятора характерны неопределенность выбора канала регулирования при равенстве регулируемых параметров, трудность нормирования регулируемых параметров, невозможность получения оптимальных переходных процессов по каждому каналу ввиду неодинаковости динамических характеристик регулируемых участков.
Пелью изобретения является повышение точности работы регулятора. 25
Для этого регулятор содержит элементы ИЛИ, дешифратор и по числу каналов дискиминаторы, входы которых соединены с выходами соответствующих блоков сравнения, а выходы подключены ко входам дешифратора, соответствующие выходы которого непосредственно и через элементы ИЛИ соединены с соответствующими входами коммутатора сигналов ошибки, коммутатор сигналов настройки параметров и коммутатор исполнительных ор ганов.
На чертеже представлена структурная схе»а многоканального регулятора с тремя каналами регллирования.
Блоки сравнения 1 — 3 каждого из каналов имеют IIo два входа, на один из них постугаю1 сигналы регулируемых парамiтров 4 — 6. IIH другой. — сигналы задания 7 — 9. Выходы блоков сравнения соединены с коммутатором 10 сигналов ошибки и дискриминаторами 11 — 13, на второй вход каждого из которых поступает сигнал регулируемой уставки 14 — 16 соответственно. Выход коммутатора сигналов ошибки связан с входом релейного усилителя 17, последовательно к которому подключен коммутатор 18 исполнительных органов, выход которого соединен с входами исполнительных органов 19 ""
21. Выходы коммутатора 22 сигналов настрой596909 ки параметров подсоединены к управляющим входам релейного усилителя 17. Выходы дискриминаторов 11 — 13 подключены к дешифратору 23. Первый, третий, пятый и седьмой выходы дешифратора 23 (1, III, V, VII) соединены с входами элемента ИЛИ 24, второй и шестой выходы дешифратора (II, VI) подключены к входам элемента ИЛ11 25. Выход элемента ИЛИ 24 соединен с первыми управляющими входами коммуГаторов 10, 22, 18. ВЫХод элемента ИЛИ 25 подключен к вторым управляющим входам коммутаторов 10, 22, 18. Четвертый (IV) выход дешифратора 23 соединен с третьими управляющими входами коммутаторов 10, 22, 18.
В статике сигналы регулируемых параметров 4 — 6 равны сигналам заданий 7 — 9; ошибка на выходе сумматоров 1 — 3 равна нулю.
Уставки 14 — 16 больше нуля, поэтому в соответствии со статической характеристикой дискриминаторов на выходе дискриминато,ров 11 — 13 — логический «О». Сигналы на выходах 1, II, VII дешифратора 23 и элементов ИЛИ 24, 25 соответствуют логическому «О».
Многоканальный регулятор работает следующим образом.
В динамике сигналы регулируемых параметров 4 — 6 в общем случае не равны сигналам заданий 7--9. На выходах блоков сравнения 1 — 3 появляется сигнал ошибки положительного и отрицательного знака. При достижении модуля сигнала ошибки какого-либо канала величины уставки 14 — 16 на выходе соответствующего дискриминатора 11 — !3 появляется логическая «1». Величиной уставок 14 — 16 задается зона нечувствительности регулятора по каждому каналу.
На выходах дискриминаторов 11 — 13 могут появиться различные комбинации сигналов. Дешифратор 23 в двоичном коде расшифровывает номер комбинации. На соответствующем выходе дешифратора появляется логическая «I», которая затем через элементы ИЛИ
24, 25 поступает на первый или второй управляющие входы коммутаторов 10, 22, 18. Третий управляющий вход коммутаторов 10, 22, 18 связан непосредственно с четвертым выходом дешифратора 23. В зависимости от того, на какой управляющий вход коммутаторов поступил логический сигнал «1», замыкается соответствующий контур регулирования и отрабатывается ошибка между заданием и параметром.
Таким образом, дискриминаторы 11 — 13, дешифратор 23 и элементы ИЛИ 24, 25 однозначно устанавливают «шкалу предпочтения» выбора контура регулирования. Контур регулирования остается замкнутым до тех пор, пока величина ошибки между заданием и параметром не станет меньше значения уставки 14 — 16 на величину, определяемую зоной возврата соответствующего дискриминатора 11 — 13, или пока на выходах дискриминаторов 11 — 13 не возникает комбинация, имеющая «предПочтение» перед бывшей ранее.
Одновременно с замыканием того или иного контура регулирования коммутатором 22 сигналов настройки параметров подключаются оптимальные настройки релейного усилителя 17.
Уставками 14 — 16 в широких пределах можно изменять зоны нечувствительности каждого регулятора.
Регулированием зон возврата дискриминаторов 11 — 13 в широких пределах можно изменять величину минимальной ошибки, до которой регулятор доводит соответствующий регулируемый параметр.
Выбором номеров кана ов регулирования можно заранее в соответствии с важностью технологических параметров; станавливыть
«шкалу предпочтения» регулируемого параметра.
Форл ула изобретения
Многоканальный регулятор, содержащий по числу каналов блоки сравнения, подключенные
30 через коммутатор сигналов ошибки к входу релейного усилителя, выход которого через коммутатор исполнительных органов подключен к входам исполнительных органов, коммутатор сигналов настройки параметров, выходы которого подключены к управляющим входам релейного усилителя, отличающийся тем, что, с целью повышения точности регулятора, он содержит элементы ИЛИ, дешифратор и по числу каналов дискриминаторы, входы которых соединены с выходами соответствующих блоков
4ц сравнения, а выводы — с входами дешифратора, выходы которого непосредственно и через элементы ИЛИ соединены с соответствующими входами коммутатора сигналов ошибки„ коммутатора сигналов настройки параметров и коммутатора исполнительных органов.
Источники информации, принятые во внимание при экспертизе:
1. Лвторское свидетельство СССР ¹ 438003, кл. G 05 В 11/32, 1974.
2. Авторское свидетельство СССР № 441547, О кл. Ci 05 В 11/32, 1975.
3. Авторское свидетельство СССР № 330431, кл. G 05 В 11/32, 1967
596909
Составитель Э. Мнтрошин
Техред О. Луговая Корректор А. Гриценко
Тираж 1033 Подписное
Редактор Марховская
Заказ 1136/45
ЦНИИПИ Государственнoгo комитета Совета Министров С(СР по делам изОбретенни н открытий
113035, Москва, )К-35, Рг1шская наб. д. 415
Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4