Источник питания постоянного напряжения
Иллюстрации
Показать всеРеферат
Союз Советсиии
Социалмстммесимн
Республик (11) 598049
1
О1 ,1 i (61) Дополнительное к авт. свид-ву (22) Заявлеио04. 10.76 (21)2409492/24- 07 с присоединением заявки № (23) Приоритет (43) Опубликовано 15.03.78.Бюллетень № 10
Я (51) М. Кл.
Ц 05 Р 1/56 (Государственный комитет
Совета Министров СССР по делам ызооретеный н открытий (53) УДК 621.316. .722.1 (088.8) (45) Дата опубликования описанит 22,04.78 (72) Авторы изобретения
В. А. Белов, H. П. Сушников и А. И. Яцков (?1) Заявитель (54) ИСТОЧНИК ПИТАНИЯ ПОСТОЯННОГО
НАПРЯЖЕНИЯ
Предлагаемое устройство относится к области промышленной радиоэлектроники и может быть применено в устройствах электропитания постоянного напряжения.
Известен источник электропитания, содержащий основной стабилизатор постоянного напряжения и буферный блок, предназначенный для компенсации кратковременных провалов и выбросов выходного напряжения, вызванных скачкообразным изменением нагрузки. ".
Известен также источник питания постоянного напряжения, содержащий стабилизированный выпрямитель с LÑ - фильтром, подключенным через резистор к буферному блоку, состоящему из тт " параллельно соединенных тиристорно-емкостных ячеек, и блок управления, подключенный через формирователь импульсов к управляющему электроду тиристора первой ячейки, причем выходные выводы подключены к выводам конденсатора 1 С-фильтра.
Недостатком указанных источников питания является сложность схемы включения ячеек, 2
С целью упрощения устройства и повышения его надежности, в предлагаемом источнике питания постоянного напряжения в буферный блок введены fl-1 логические схе5 мы И, каждая из которых первым входом подключена через диод к выходу формирователя импульсов, вторым входом — к конденсагору предыдущей ячейки, а выходом - к управляющему электроду тиристора последу1{ юшей ячейки.
На чертеже представлена принципиальная схема описываемого источника питания постоянного напряжения.
Источник содержит стабилизированный вы1! прямитель 1 с,С-фильтром.2, подключенным к нагрузке 3 и через резистор 4 к буферному блоку 5, состоящему из ряда параллельно включенных ячеек 6. Последние представляют собой последовательное соединение тиристора 7 и конденсатора 8, шунтированного резистором 9. Напряжение с конденсаторов ячеек подается на входы логических схем И 10, выходы которых подключены к управляющим электродам тиристоров последующих ячеек. Сигнал с блока управления
q I
i! (!!!
I !!! !! !!! !
Составитель С. Горбачева
Редактор А. Бвглай Техред E. Йавидович Корректор С, Ямало
Заказ 1217/39 Тираж 1033 Подписное
LIHHHfIH Государсгвенного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП Патент, г. Ужгород, ул. Проектная, 4
11 подается через формирователь импульсов 12 и раэвяэывающие диоды 13 на управлякиций электрод гиристора первой ячейки и вторые входы логических схем И.
Источник работает следующим образом.
При превышении выходным напряжением допусг..*.мой величины, например при скачкообразном изменении тока через нагрузку, что обуславливается наличием инерционного элемента-дросселя в составе С-фильтра, блок управления 11 запускает формирователь ими льсов 12, который через диод
13 запускает гиристор 7 первой ячейки
6-1. Энергия сглаживающего дросселя акку-, мулируется конденсатором 8, препятствуя тем самым дальнейшему повышению величины выходного напряжения. По мере заряда конденсатора 8 открывается логическая схема И 10-1 и к включейию подгЬтавливается тирисгор второй ячейки 6-2.
В случае необходимости, блок управления вторично запускает формирователь импульсов, который открывает ячейку 6-2 и энергия дросселя накапливается в конденсаторе второй ячейки. В дальнейшем этот цроцесс продолжается до полного заряда конденсатора всех ячеек, либо до окончания обработки получающихся выбросов.
По окончании заряда конденсаторов, ток через тирисгоры прекращается, оии запираются, и после медленного разряда конденсаторов через резисторы 9 возвращайгся B исходное состояние. формула и зобреге ния
Источник питания постоянного напряжения содержащий стабилизированный выпрямитель с С-фильтром, подключенным через реэис— тор к буферному блоку, состоящему из и параллельно соединенных тиристорно-емкост ных ячеек, и блок управления, подключенный через формироватещ импульсов к управляющему электроду,тиристора первой ячейки причем выходные выводы подключены к выводам конденсатора L,C-фильтра, о т л ич аюший с я тем, что, сцельюупрощения устройства и повышения его надежности, в буферный блокЪведены (К-1) ло гические схемы И, каждая иэ которых первым входом подключена через диод к выхо ду формирователя импульсов, вторым входом - к конденсатору предыдущей ячейки, а выходом - к управляющему электроду тиристора последующей ячейки,