Цифровой двухфазовый генератор синусоидальных сигналов

Иллюстрации

Показать все

Реферат

 

allÈÑËÍÈÅ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскмн

Социалмстнческмн

Республик (11)599335 (6I) Дополнительное к авт. свнд-ву— (51) М. Кл. ,Н 03 К 3/80 (22) Заявлено 14.12.76.(21) 2428343/18-2 с присоединением заявки №вЂ”

Государственный комитет

Ваввта Миннстров СССа во делам иэобрвтений и открытий (23) Приоритет— (43) Опубликовано: 25.03 78. Бюллетень №1 (45) Дата опубликования описания 07.03.78 (53) УДК 621.375.3 (088.8 ) (72) Авторы изобретения P. Л. Григорьян, H. B. Маслов и О. К. Шалдыкин (71) Заявитель (54) ЦИФРОВОЙ ДВУХФАЗНЫЙ ГЕНЕРАТОР

СИНУСОИДАЛЬНЫХ СИГНАЛОВ

Изобретение относится к импульсной тех.нике.

Известен цифровой генератор синусоидального сигнала, содержащий интеграторы, блоки сравнения нулевых уровцей, амплитудные ограничители, усилители с калиброванным коэффициентом усиления, логические хемы

j1j.

Недостатком такого генератора является }p его сложность.

Наиболее близок к предлагаемому изобретению генератор, содержащий задающий генератор импульсов, два блока пересчета импульсов, выходы которых через фильтры ниж-l5 них частот соединены с выходами цифрового двухфазного генератора синусоидальных сигналов, блок сравнения кодов, первый вход которого соединен со входом одного из блоков пересчета, другой вход которого соеди- 20 нен с выходом блока сравнения кодов, входы разрядов которого соединены соответственно с выходами разрядов второго из упомянутых блоков пересчета H выходами блока задания кода (21.

Однако такой генератор не обеспечивает дбстаточного диапазона воспроизводимых частот.

Цель изобретения — расширение частотного диапазона, Это достигается тем,что в генератор, содержащий задающий генератор импульсов, два блока пересчета импульсов, выходы которых через фильтры нижних частот соединены с выходами цифрового двухфазного генератора синусоидальных сигналов, блок сравнения кодов, первый вход которого сое-, динен с входом одного из блоков пересчета, другой вход которого соединен с выходом блока сравнения кодов, входы которого соединены соответственно с выходами раз рядов второго из упомянутых блоков пересчета и выходами блока задания кода, введены дискретный фазосдвигатель и переключатель, причем вход дискретного фазосдвигателя соединен с выходом задающего генерагора импульсов, выходы дискретного фазосдвигателя соединены со входом первого блока пересчета импульсов через переключатель, а первый выход дискретного фазо599335 сдвигателя соединен со входом второго блока пересчета импульсов непосредственно.

На чертеже дана структурная электрическая схема предлагаемого генератора.

Генератор синусоидального сигнала содержит задающий генератор 1 импульсов, дискретный фазосдвигатель 2, блоки 3 и 4 пересчета импульсов, переключатель 5,. блок

6 сравнения кодов, блок 7 задания кода, фильтры 8 и 9 нижних частот. Выходные сигналы снимаются с выходов 10 и 11.

Выходные сигйалы задающего генератора

1 импульсов поступают на вход дискретного фаэосдвнгателя;2, представляющег.о собой, например, И - разрядный сдвигающий регистр с перекрестными связями. Выходными сигналами дискретного фаэосдвигателя .2 являются 2 Н импульсных сигнала типа меандр, с частотойК f /2Я, сдвинутые друг отно и уд °

20 сительно друга на период входного сигнала г з „ д з г гейератора 1 импульсов. Один из этих импульсных сигналов, условно принятые за нулевой, подается на вход .блока 3 пересче25 та импульсов. На вход блока 4 пересчета импульсов и стробирующий вход блока 6 сравнения кодов один из импульсных сигналов дискретного фааосдвигатедя 2 подаеься через переключатель 5. Биоки 3 и 4 пересчета соответственно ймеют емкость

36х 10 °, где К определяется требуемым к дискретом по фазе. Сигналы выходных триггеров (на чертеже нв оказаны) блоков

3 и 4 пересчета, предстрвляющю собой импульсы типа меандр,"-, поступают через фильтры 8 и 9 нижних частот, на выходы

10 и 11 устройства.

Выходные сигналы триггеров блока 3 пересчета поступайт на,"опрашивающие"

40 входы блока 6 сравнения кодов, задающие входы которого подключены к блоку 7 задания кода.

В момент равенства кодов по заднему фронту импульсного напряжения, поступаю- 4 щего на стробирующий вход блока 6 сравнения кодов, вырабатывается импульс сброса блока 4 пересчета. Другими словами, в блоке 4 пересчета будет записан нуль в тот момент, когда в блоке 3 пересчета эафиксируется число, код которого совпадает с кодом заданного фазового сдвига, поступающего с блока 7 задания кода и, следовательно, выходной импульсный сигнал последнего триггера блока 4 пересчета бу- s5 дет задержан относительно соответствующего сигнала опорного канала на величину

Тю„g, rae B -(36xlO" ) - 1) целое число - код установленного сдвига.

Таким образом фазовые сдвиги (в градусах) устанавливаются с большим дискретом

360 к

36-10"

Кроме того, так как блок 4 пересчета через переключатель 5 подключен к одному иэ 2 .:М выходов дискретного фаэосдвигателя

2, выходной импульсный сигнал последнего

-.риггера блока 4 пересчета будет задержан относительно соответствующего сигнала опорного канала на величипуА1д" T>. "1 где 0$ tA 4 (2N -l) -целое число — номер выбранного выхода дискретного фазосдвигателя 2. Таким образом фазовые сдвиги (в градусах) устанавливаются с малым" дискретом

h 9 зьо дМ =

2N Зьо.10 2Ê формула изобретения

Цифровой двухфазный генератор синусоидальных сигналов, содержащий задающий генератор импульсов, два блока пересчета импульсов, выходы которых соединены с входами фильтров нижних частот соответственно, блок сравнения кодов, первый вход которого соединен с входом первого блока пересчета импульсов, другой вход которого соединен с выходом блока сравнения кодов, остальные входы блока сравнения кодов соединены соответственно с выходами разрядов второго блока пересчета импульсов и с выходами блока задания кода, отличающийся тем; что, с

Р. целью расширения частотного диапазона, в него введены дискретный фаэосдвигатель и переключатель, причем вход дискретного фазосдвигателя соединен с выходом задаюи!et о генератора импульсов, выходы дискретного фазосдвигателя соединены со входом первого блока пересчета импульсов через переключатель, а первый выход дискретного фазосдвигателя соединен со входом второго блока пересчета импульсов непосредственно.

Источники информации, принятые во внимание при экспертизе:

1, Заявка Японии ¹ 50-4501, кл. 97/8, В -33, 20.02.75р

2. мпс1ре 3u Dephasage Nu e roue.4enee at cur Bunt he t i scum Торе 303 ААапое (Dinstt uction. А&е1 Electronic ve

Рсф is,1970.

Составитель В. Егорова

Техред д. длатырев Корректор C. Гарасин

Редактор Jl, Гребенникова

Заказ 1429/42 Тираж 1086

ИНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-, 5, Раушская

Р шская наб д 4/5

Филиал ППП "Патент", г. Ужгород, ул. Цроектная, 4