Устройство управления многофазным инвертором

Иллюстрации

Показать все

Реферат

 

О П И . ." А Н И". Е

ИЗОБРЕТЕН ИЯ пп 600672

Союз Советскик

Социалистических

Реслублнн

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 17.12.74 (21) 2083143/07 с присоединением заявки № (23) Приоритет (43) Опубликовано 30.03.78. Бюллетень № 12 (45) Дата опубликования описания 19.04.78 (51) М. Кл.з Н 02М 1/08

Н 02Р 13/18

Гесумретвенныл комитет

Сввете Министров СССР ло делзм изобретений н открытий (53) УДК 621.314.58 (088.8) (72) Авторы изобретения

М. Ю. Кляшторный, Б. Х. Красницкий и В. Г. Петров (71) Заявитель (54) УСТРОЙСТВО УПРАВЛЕНИЯ МНОГОФАЗНЫМ

ИНВЕРТОРОМ

Изобретение относится к области преобразовательной техники и может быть использовано в системах электропривода, автоматики, вычислительной техники для управления многофазным инвертором.

Известное устройство управления с делением частоты на три (1) содержит задающий генератор и формирующее устройство из трех потенциальных триггеров с раздельной установкой и шести трехвходовых схем совпадений, соединенных между собой так, чтобы можно было дешифрировать каждое разрешенное состояние ригистра.

При подаче на входы устройства двух сдвинутых друг относительно друга на полпериода последовательностей импульсов на одноименных выходах триггеров регистра благодаря логической схеме образуется трехфазное напряжение. Основными недостатками такого устройства являются возможность сбоя в ложный режим работы на тройной частоте и большая длительность переходного процесса при пуске.

Известное устройство управления с трехфазным выходом (2) содержит задающий генератор и формирующее устройство, выполненное на девяти элементах И-НЕ, соединенных между собой так, чтобы на трех выходах получать три последовательности, длительность импульсов в каждой из которых равна длительности входных импульсов, а частота в три раза меньше при сдвиге импульсов каждого выхода относительно соседних на период входных импульсов. В том случае, если входная последовательность представляет собой прямоугольные, импульсы, с выходов схем

И-НЕ может быть снято трехфазное напряжение, скважность каждой из фаз которого равна двум.

10 В устройстве практически отсутствует переходный процесс, так как оно не может устойчиво находиться в одном из запрещенных состояний.

К недостаткам этого устройства следует

15 отнести ограничения в выборе также величины фазового сдвига и числа фаз, отсутствие парафазных выходов.

Известное устройство для получения трех сдвинутых на 120 напряжений из однофазно20 го напряжения той же частоты (3) содержит задающий генератор и формирующее устройство, в которое входят статический регистр на трех триггерах и шесть схем совпадений на два входа, и позволяет с помощью

25 наращивания регистра и схем совпадений получить многофазный преобразователь (один триггер и две схемы совпадения на каждую дополнительную фазу) с жестким фазовым сдвигом.

30 Такой инвертор наиболее близок по техни600672 ческой сущности к предлагаемому, но его недостатками являются невозможность получения произвольного фазового сдвига между соседними на временной диаграмме напряжениями и длительный переходной процесс при пуске, достигающий величину, равную периоду выходной частоты.

Цель предлагаемого изобретения — сокращение времени переходного процесса и расширение функциональных возможностей устройства.

Поставленная цель достигается тем, что в формирующее устройство введены дополнительно дешифратор 2т состояний, перестраиваемый делитель частоты с 2m входами перестройки коэффициента деления, причем вход дслителя частоты соединен с выходом задающего генератора, выходы дешифратора соединены с соответствующими входами для перестройки деления частоты и с первым входом соответствующих схем совпадения, выход делителя частоты соединен со вторыми входами всех схем совпадений, выходы которых соединены соответствующими входами статического m-разрядного выходного регистра, выходами соединенного со входами дешифратора.

На фиг. 1 дана структурная схема предлагаемого т-фазного устройства; на фиг. 2— логическая схема предлагаемого устройства для т=3 и фазовых сдвигах а — — а2 —— 120 ; на фиг. 3 — временные диаграммы и таблица истинности устройства, изображенного на фиг.2.

Предлагаемое устройство содержит статический т-разрядный регистр 1, с выходов которого снимается т-фазное выходное переменное напряжение, соединенный через эти выходы со сходами дешифратора 2. Выходы дешифратора 2 управляют соответствующими входами перестройки коэффициента деления делителя частоты 3 и первыми входами схем совпадений 4, 5, 6, 7, 8 и 9. Вход делителя частоты 3 соединен с выходом задающего генератора 10, а выход — со вторыми входами всех схем совпадений 4, 6, 5, 7, 8 и 9, выходы которых связаны с соответствующими входами выходного регистра 1.

Статический регистр 1 предназначен для преобразования двоичного кода из импульсной формы представления в потенциальную, выдачи т-фазного переменного напряжения на выход устройства и хранения текущей комбинации выходов до прихода очередного управляющего сигнала с выхода делителя частоты 3.

Дешифратор 2 представляет собой дешифратор 2m разрешенных состояний регистра 1 из возможных 2 ", минимизированный с учетом 2 " — 2т запрещенных состояний так, чтобы каждое из разбитых на группы запрещенных состояний склеивалось только с одним разрешенным, последнее же может покрывать группу запрещенных. Подобная минимизация приводит к тому, что при любой запрещенной комбинации на выходном регистре 1 полезный

65 сигнал появится всегда, и только на одном из выходов дешифратор а 2.

Делитель частоты 3 используется для деления тактовой частоты, получаемой с задающего генератора 10 на переменный коэффициент деления, перестройка которого осуществляется с помощью 2m выходов дешифратора 2. При этом достаточно иметь т коэффициентов деления, так как скважность выходного m-фазного напряжения равна двум.

Схемы совпадения 4, 5, 6, 7, 8, 9 служат для формирования сигнала установки регистра 1 в разрешенные состояния.

Устройство работает следующим образом.

Исходное состояние регистра 1 дешифрируется так, чтобы при любой начальной комбинации (в том числе и запрещенной) управляющий сигнал появился только на одном из выходов дешифратора 2 (назовем его выходом j). Этот сигнал устанавливает в делителе частоты 3 соответствующей коэффициент пересчета К;, первый же импульс, появившийся на выходе делителя 3 после прихода с задающего генератора 10 серии из К; импульсов, пройдет через ту схему совпадения, которая подготовлена управляющим сигналом дешифратора 2, установившим коэффициент пересчета К;, и с ее выхода попадает на вход регистра 1. В регистре 1 в соответствии с заданным сдвигом фаз между выходными напряжениями будет установлена следующая по порядку разрешенная комбинация. После этого исчезнет сигнал на 1-м выходе дешифратора 2 и появится сигнал íà (j+1)-м. Делитель частоты 3 будет этим сигналом перестроен на новый коэффициент пересчета К;+1. Очередной импульс на выходе делителя 3 появится после серии из К;+1 импульсов и т. д.

В качестве примера ниже приводится описание устройства управления трехфазным инвертором с постоянным фазовым сдвигом между соседними выходными напряжениями а=120 . Выбор примера продиктован наглядностью сравнения с прототипом, поскольку его описание составлено для тех же условий.

В этом случае коэффициенты деления

К =К =КО=1 и поэтому в схеме отсутствует делитель частоты 3, На фиг. 2 изображена принципиальная схема трехфазного преобразователя, которая включает в себя регистр 1, состоящий из трех

1 — К-триггеров 11, 12, 13, дешифратор 2 шести разрешенных состояний регистра 1 на шести схемах совпадения 14, 15, 16, 17, 18, 19, соединенных своими выходами с соответствующими 1 или К входами триггеров 11, 12, 13, и генератор 10.

Работа схемы поясняется с помощью временных диаграмм на фиг. За, приведенных к следующим точкам: выход генератора 10— точка 20; единичные выходы 21, 22 и 23 триггеров 11, 12 и 13 регистра 1 соответственно.

Для наглядности на временных диаграммах в точках 21, 22 и 23 высокие уровни напряжения, обозначенные через состояние логиче600672

10 ской единицы («1»), а низкие — логического нуля («О»). Условно принято, что триггеры регистра 1 устанавливаются при (=0 в одно из запрещенных состояний, а именно — на выходах 21, 22 и 23 присутствуют уровни логической единицы. В этом состоянии может находиться регистр 1 как при включении питания, так и при любом виде сбоя. Причем в схеме отсутствуют какая-либо цепь, запрещающаяшая ложные срабатывания, поскольку интервал времени, в течение которого регистр

1 находится в запрещенном состоянии, не превышает периода частоты, получаемой с выхода генератора 10, и отсчитывается от момента сбоя до появления импульса в точке 20.

Устройство, приведенное на фиг. 2, функционирует следующим образом.

Поскольку в момент (=О триггеры 11, 12 и

13 находятся в единичном состоянии, сигнал логической единицы появится только на выходе схемы совпадения 19, что обл словлепо склеиванием запрещенного состояния регистра 1 («111») с разрешенным («011»), а достигается наличием связей схемы совпадения 19 только с вгяходами триггеров 12 и 13. Указанный сигнал поступит на К в-.îäû триггеров

11 и 12. Первый импульс, появившийся на синхровходах всех триггеров с выхода 20 генератора 10, установит своим задним фронтом триггеры 11 и 12 в состояние логического нуля. Таким образом, на выходах преобразователя появится разрешенная комбинация («001»), что приведет к запираппю схемы совпадения 19, отпиранию схемы совпадения 14 и появлению на ее выходе единичного сигнала, который поступит íà I вход триггера 1!.

Очередной тактовый сигнал с генератора 10 установит триггер 11 в единичное состояние. что приведет к появлению на выходах 21, 22 и 23 комбинапии («101») и т. д.

Полный рабочий цикл преобразователя сведен в таблицу, представленную на фиг. 3.6, причем разобраны случаи установки в запре15

З0

40 щенные состояния регистра 1 как прп включении питания ((„), так и прп случайном сбое в момент (,б. В первом случае триггеры 11, 12 и 13 устанавливаются в единичные состояния («111»), во втором — в нулевые («000»).

Максимальное время переходного процесса не превосходит периода Т, частоты синхросигналов, снимаемых с выхода генератора 10.

Следовательно, по сравнению с прототипом, время переходного пооцесса сокращается в шесть раз.

Формула изобретения

Устройство управления многофазным инвертором, содержащее задающий генератор, статический m-разрядный регистр (где т — число фаз), 2m двухвходовых схем совпадения, отл и t а ю шийся тем, что, с целью повышения быстродействия и расширения функциональных возможностей, о«о снабжено дешпфратором на 2m. состояний и перестрапваемым делителем частоты с 2m входами для перестройки коэффициента деления, причем вход делителя частоты соединен с выходом задающего генератора, выходы дешифратора соединены с соответствующими входами для перестройки делителя частоты и с первым входом соответствующих схем совпадения, выход делителя частоты соединен со вторыми входами всех схем совпадений, выходы которых соединены с соответствующими входами регистра, выходы которого являются выходом устройства управления и дополнительно соединены со входами дешифратора.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР №356797, кл. Н ОЗК 23/24, 1970.

2. Авторское свидетельство СССР №449450, кл. Н ОЗК 23/02, 1972.

3. Патент ФРГ № 12474б5, кл. 21dP 13, 19б7.