Делитель частоты с переменным коэффициентом деления
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕН ИЯ
Союз Советских
Социалистимеских
Республик (11) 608 210
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлеио23.03,76 {21) 2336029/Х8-21 с присоединением заявки № (23) Приоритет (43) Опубликовано05.05.78.Бюллетень № Х7 (45) Дата опубликования описания Я. 01,Я. (51) М. Кл.
Н 03 К 23/00
Государстаенный комитет
Совета 1йинистраа СССР по делам изаоретений и открытий. (53) УДК 621.374.4 (088,8) (72) Автор изобретения
И. С. Конькин
Ордена Ленина и ордена Трудового Красного Знамени
Сарапульекий радиозавод им. ОрдЖоникидзе (71) Заявитель (54) ДЕЛИТЕЛЬ ЧАСТОТЫ С ПЕРЕМЕННЫМ КОЭФФИЦИЕНТОМ
lIE JIEHH H
Изобретение относится к импульсной технике, может быть использовано в различных радиотехнических устройствах, в том числе в цифровых синтезаторах частоты.
Известен делитель частоты с переменным коэффициентом деления, содержа щий декадный счетчик. коммутирующий триггер и кодирующий блок (1).
В этом делителе между выходом первой и входом последующей декад счетчика включен элемент Запрет, выполняющий функции логического переноса. Однако такая схема не расширяет импульса переноса и, следовательно, для декады, работающей в коде 1 — 2 — 4 — 8, его длительность не превышает 2 T... поэтому требование к быстродействию старшей декады 15 не может быть снижено более чем в четыре раза.
Второе из известных устройств содержит декадный счетчик, выходной и коммутирующий триггеры и кодирующий блок, выходы которого соединены с первыми входами элементов установки исходного состояния (2).
В этом делителе импульс переноса первой декады счетчика расширяется до 5 T,„, благодаря чему требование к быстродействию последующей декады может быть снижено в 10
2 раз. Однако такая схема переноса очень сложна.
Цель изобретения — упрощение делителя и повышение его быстродействия.
С этой цел ю в делителе частоты с переменным коэффициентом деления, содержащем декадный счетчик, выходной и коммутирующий триггер и кодирующий блок, J-входы триггеров подключены к единичным выходам трех первых триггеров декадного счетчика и к цепи обратного переноса старшей декады, С-входы объединены и подключены к входному зажиму, R-вход коммутируюшего триггера — к выходу младшего разряда кодирующего блока, нулевой выход — к J-входу первого триггера декадного счетчика, а единичный выход выходного триггера — ко вторым входам элементов установки в исходное состояние второго и третьего триггеров декадного счетчика; один из J-входов четвертого триггера декадного счетчика соединен с выходом своего элемента установки исходного состояния, второй вход которого подключен к цепи обратного переноса старшей декады декадного счетчика.
На чертеже представлена структурная электрическая схема делителя частоты с переменным коэффициентом деления.
606210
20
4О
Формула изобретения
S0
55 ьо
Устройство содержит декадный счетчик 1, элемент И 2, необходимый для расширения
J-входов выходного 3 и коммутирующего 4 триггеров; элементы И вЂ” НЕ 5 установки исходного состояния, одни входы которых связаны с соответствующими выходами кодирующего блока 6, вторые входы — с выходом триггера 3 и с цепью обратного переноса старшей декады счетчика. Выходы первого и второго элементов И вЂ” НЕ 5 подключены соответственно к
S-входам второго и третьего триггеров счетчика 1, выход третьего элемента И вЂ” НЕ 5 — к
J-входу четвертого триггера.
В исходном состоянии триггеры счетчика 1 находятся в положении, соответствующем числу и = 9 — N, где N — коэффициент деления декады разряда единиц.
Так как четвертый триггер декадного счетчика 1 переключается в единичное состояние не от восьмого входного импульса, а от шесто-. го, десятичные числа (и) 6 и 7 записываются в счетчик в виде двоичных чисел 1110 и 1111.
Триггеры 3 и 4 в исходном состоянии находятся в нулевом положении. Низкий уровень выхода триггера 3 через элемент И вЂ” НЕ 5 обеспечивает высокие уровни напряжения на S-выходах второго и третьего триггеров, а инверсный выход триггера 4 — высокий уровень напряжения на J-входе первого триггера.
Низкий уровень цепи обратного переноса обеспечивает высокие уровни напряжения через элемент И вЂ” НЕ 5 íà J-входе четвертого триггера и через элемент И 2 — на одном из трех связанных логикой И J-входов триггеров 3 и 4.
Счетчик 1 наполняется следующим образом.
Каждый входной импульс, поступая на С-вход первого триггера, изменяет состояние счетчика. В каждом десятичном цикле счета шестое (1110) состояние счетчика сопровождается возникновением на выходе четвертого триггера высокого уровня напряжения, нулевое (00) состояние — возникновением низкого уровня.
Формирующиеся таким образом импульсы переноса имеют длительность 4Т,„,„что соответствует скважности 2, 5. Следовательно, требование к быстродействию старшей декады счетчика по сравнению с первой может быть снижено в восемь раз.
Когда старшая декада счетчика заполняется, в цепи обратного переноса возникает высокий уровень напряжения, а счетчик продолжает последний цикл счета. Под воздействием шестого входного импульса последнего цикла счета четвертый триггер в зависимости от кодовой комбинации записываемого числа либо переключается в единичное состояние либо остается в нулевом. При коэффициентах деления О, 1, 2, 3 на выходе старшего разряда блока 6 — низкий уровень напряжения, поэтому высокий уровень на выходе соответствующего элемента И вЂ” НЕ 5 не препятствует переключению четвертого триггера в единичное состояние. В остальных случаях на этом выходе блока
6 — высокий уровень напряжения, который совпадает с высоким уровнем напряжения цепи обратного переноса старшей декады, и на выходе элемента И вЂ” НЕ 5 образуется низкий уровень напряжения, Поступая на один из
J-входов, связанных логикой И, этот низкий уровень препятствует переключению четверто го триггера в единичное состояние.
После воздействия седьмого входного импульса последнего цикла счета три первых триггера оказываются в единичном состоянии, в результате чего на всех J-входах триггеров 3 и 4 устанавливаются высокие уровни напряжения. Восьмой входной импульс переключает три первых триггера в нулевое состояние, а триггер 3 — в единичное. Триггер 4 либо тоже переключается в единицу, если коэффициент деления первой декады (разряда единиц) нечетный и на выходе младшего разряда блока 6, а следовательно и на К-входе триггера, высокий уровень напряжения. При четном коэффициенте деления триггер 4 остается в нулевом состоянии.
Девятый входной импульс последнего цикла счета возвращает триггер 3 в нулевое состояние. Короткий высокий уровень напряжения на выходе триггера 3 равен длительности периода входного сигнала и является выходным сигналом делителя. Этот импульс, поступая на входы элементов И вЂ” НЕ 5, устанавливает исходное состояние второго и третьего триггеров в соответствии с кодовой комбинацией, поступающей с блока 6 на вторые входы элементов
И вЂ” НЕ 5.
Девятый же входной импульс устанавливает в исходное состояние первый триггер первой декады счетчика 1. Если коэффициент деления этой декады четный, Hà J-выходе первого триггера — высокий уровень напряжения, и девятый входной импульс устанавливает его в единичное состояние. При нечетном коэффициенте деления на J-входе первого триггера— низкий уровень напряжения, поэтому первый триггер остается в нулевом состоянии, а коммутирующий триггер 4 возвращается в нулевое состояние.
На этом цикл работы делителя завершается.
Работа схемы в установившемся режиме заключается в повторении эТих циклов.
Делитель частоты с переменным коэффициентом деления, содержащий декадный счетчик, выходной и коммутирующий триггеры и кодирующий блок, выходы которого соединены с первыми входами элементов установки исходного состояния, отличающийся тем, что, с целью упрощения и повышения быстродействия, J-входы триггеров подключены к единичным выходам трех первых триггеров декадного счетчика и к цепи обратного переноса старшей декады, С-входы объединены и подключены ко входному зажиму, R-вход коммутирующего триггера — к выходу младшего разряда кодирующего блока, нулевой выход — к Л-входу первого триггера декадного счетчика, а единичный выход выходного триггера — ко вторым входам элементов установки в исходное состояние второго и третьего триггеров декадного
606210
Составитель Т. Афанасьева
Техред О. Луговая Корректор И. Гокснн
Тираж 1086 Подписное
Редактор Б. Федотов
Заказ 2416/36
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ПП П «Патент», г. Ужгород, ул. Проектная. 4 счетчика, при этом один из J-входов четвертого триггера декадного счетчика соединен с выходом своего элемента установки исходного состояния, второй вход которого подключен к цепи обратного переноса старшей декады декадного счетчика.
Источники информации, принятые во внимание при экспертизе:
1. Авторское свидетельство СССР № 4469 i l, Н 03 К 23/02, 72.
2. Авторское свидетельство СССР № 609999, Н 03 К 23/00, 1974,