Устройство для контроля систем синхронизации

Иллюстрации

Показать все

Реферат

 

Союз Советских

Социалистических

Республик

ОП ИСАНИЕ (11) 61011)

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (51) М. Кл.

G 06 F 11/02

G 05 B 23702 (22) Заявлено 29.03.76(21) 2340310/18-24 с присоединением заявки №(23) Приоритет (43) Опубликовано 05.06.78.Бюллетень № 21 (45) Дата опубликования описанияiЗ.ОоЖ

Гасударственный намитвт

Саввтв Министрав СССР аа делам изабретений и аткрытий (53) УДК 681.326.7 (088.8) (72) Авторы изобретения

А. А. Костенков, Е. В. Орлов и А. Н. Очеретяный (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ СИСТЕМ СИНХРОНИЗАЦИИ

Изобретение относится к области вычислительной и измерительной техники и может быть использовано для контроля исправности многоканальных программируемых систем синхронизации, для которых важное значение имеют временные фазовые соотношения формируемых синхроимпульсов.

Известно устройство для контроля систем синхронизации, содержашее два триггера, выходы которых соединены со входом элемента сравнения, выход которого через исполнительный элемент подсоединен к счетному. входу одного из триггеров и два элемента ИЛИ, входы которых подсоединены соответственно к нечетным и четным выходам источника последовательности импульсов, а выходы — к нулевому и единичному входу второго триггера (1).

Недостатками такого устройства являются ограниченное быстродействие и число режимов контроля фазовых соотношений в системе синхронизации.

Наиболее близким техническим решением к изобретению является устройство для контроля систем синхронизации, содержашее схему сравнения, входы которой соединены с выходами триггеров, а выход является контрольным выходом устройства (2).

Известное устройство имеет недостаточное быстродействие, которое определяется двойной задержкой в триггере, задержкой в элементе неравнозначности и элементах, образующих обратную связь между выходом триггера и его вторым входом синхронизации, а также задержкой на задание тактового импульса, поступающего на вторые входы элементов. Это ограничивает также разрешающую способность устройства при проверке фазовых соотношений в каналах контролируемого устройства.

Цель изобретения — повышение быстродействия устройства.

Поставленная цель достигается тем, что в устройство введены элементы И, ИЛИ, инверторы и дополнительные триггеры, входы котоl5 рых являются входами установки режимов контроля устройства. Прямой и инверсный выходы первого триггера соединены соответственно с первыми входами первого и третьего и первыми входами второго и четвертого элементов И, прямой и инверсный выходы второго дополнительного триггера соединены соответственно со вторыми входами первого и второго и вторыми входами третьего» четвертого элементов И.

Третьи входы перв.>ro и второго элементов И соединены соответственно со входом первого и

25 входом второго инверторов, а также с первым

6!О1!! и вторым информационными входами устпойст ва. Третьи входы третьего и ч твертого элементов И соединены соответственно с выходом первого и второго инверторов. Выходы элементов И подключены ко входам элемента ИЛИ, выход которого соединен со входом синхронизации триггеров, информационные входы и выходы которых являются соответственно входами и выходами устройства.

Структурная схема устройства дана на фиг. 1, где обозначены дополнительные триггеры 1 и 2, входы 3 установки режимов контроля, элементы И 4, элемент ИЛИ 5, инверторы 6 и 7, первый 8 и второй 9 информационные входы устройства, триггеры 10, информационные входы 11 устройства, выходы устройства 12, схема сравнения 13 и контрольный выход 14. !»

Принцип работы устройства основан иа одновременной записи сигналов с информационных входов 8, 9 и ll устройства, к которым подключены выходы контролируемых каналов системы синхронизации, в триггеры 10 в моменты времени, определяемые положением одного из перепадов импульсного сигнала в одном из двух каналов, принятых за опорные (в данном примере выбраны триггеры 10, срабатывающие по положительному перепаду импульсного сигнала). Информация с выходов триггеров 10 подается на входы схемы сравнения 13, где сравнивается с кодом, вычисленным заранее н соответствующим правильной работе контролируемой системы. Кроме того, с выходов триггеров 10 код через выходы 12 устройства счи тывается в ЭВМ для анализа. По результатам

ЗО анализа прн необходимости вводится коррекция в контролируемые каналы системы синхронизации. Выбор опорного канала производится триггером l, выбор режима контроля (фазы фронта или фазы среза) — триггером 2.

Устройство работает в трех режимах контроля информационных сигналов: режиме I (контроль фазы фронта), режиме П (контроль фазы среза) и режиме 111 (контроль соотношений запрограммированных в каналах системы синхронизации параметров сигналов величина задержки и . длительности синхроимпульса в различных точках диапазона).

Контрольным тестом будем считать соотношение импульсных сигналов в опорном канале и во всех остальных прн заданных величинах параметров синхронмпульса (задсржка и длительность) во всех каналах контролируемой системы при определенном состоянии триггеров l и2.

При работе устройства в режиме 1 триггер 2 устанавливается в единичное состояние иа пер- 50 вом выходе.

В качестве опорного выбран один из двух каналов, соответствующих информационным входам. 8, 9. Для этого триггер l устанавливается в требуемое состояние. При установке триггер«1 в единичное состояние разрешается прохождение сигнала с информационного входа 8 через. первый элемент И 4, на входы синхронизации триггеров 10, на информационные входы которых подаются контролируемые сигналы (см. фиг. 2). Контроль осуществляется пу- сд тем программирования во всех каналах синхронизации (кроме опорного) одинаковых величин параметров. При этом фаза фронта сигнала в случае исправности всех каналов контролируемой системы лежит толькО в пределах допустимой расфазировки между точками ti и t2, указанными на временной оси 1.

Контроль в режиме 1 осуществляется при помощи двух, тестов. В первом тесте в опорном канале программируется положение положительного перепада импульсного сигнала, соответствующее положению ti (эпюра 2), во втором тесте — положение, соответствующее положению t> (эпюра 3). На эпюрах 2, 3 перепад отмечен штриховкой. На эпюрах 6,?,,п показаны временные соотношения сигналов во всех каналах системы синхронизации (кроме опорного). При исправной работе системы на первом тесте с триггеров !О снимается код

100...0, на втором тесте — код III...I. В режиме! работы с триггера, соответствующего опорному каналу, всегда снимается значение логической «!», так как сигнал, поступающий íà его информационный вход с задержкой иа срабатывание логических элементов И 4 и ИЛИ 5 поступает на его вход синхронизации. При этом прн любом положении импульсного сигнала в опорном канале триггер, соответствующий опорному каналу, находится в единичном состоянии.

В каждом тесте код с триггеров 10 поступает на схему сравнения 13, где сравнивается с приведенным выше кодом. Сигнал на выходе 14 схемы сравнения 13 появляется в случае, если эти коды не равны, что соответствует неисправной работе контролируемой системы синхронизации.

При работе устройства в режиме ll трнг. гер 2 устанавливается в нулевое состояние на прямом выходе. При этом сигнал с опорного канала в инвертированном виде поступает на входе синхронизации триггеров 10. При этом положительному перепаду на входах синхронизации триггеров 10 соответствует срез импульсного сигнала в контролируемых каналах системы синхронизации, Контроль в этом режиме проводится также прн помощи двух тестов.

Как и в режиме 1 во всех каналах контролируемой системы синхронизации (кроме опорного) программируются одинаковые параметры синхроимпульсов. В опорном канале в первом тесте программируется положение t отрицательного перепада, а во втором тесте — положение t». Точки 1„ t4 соответствуют допустимой зоне расфазировки фазы среза сигналов контролируемой системы синхронизации. Поло-. жение импульсного сигнала на входах синхронизации триггеров 10 в первгм и втором тестах показаны на эпюрах 4 н 5, перепад отмечен штриховкой. В режиме II работы с триггера. соответствующего опорному каналу, всегда снимается значение логического «0». Прн исправной работе контролируемой системы синхронизации в первом тесте . триггеров 10 снимается код 01...1, во втором тесте - - код 00...0.

Коды поступают на схему сравнения !3, кото610!!! рая выда т сигнал на выходе !4 как в режиме 1.

Для повьппення достоверности контроля, а также для контроля канала, ранее выбранного за опорныи, производится смена опорного канала, для чего триггер переводится в про° тивоположное состояние и проводится повторный контроль в режимах 1 н 11.

В режиме ll! в контролируемых каналах программируется произвольная величина параметров синхронмпульсов н контролируется их взаимное фаэовое соответствие (эпюры 1 на фнг. 3). Триггер 2 находится в единичном состоянии. На каждом из тестов с триггеров 10 снимается код, соответствующий значению сигюлов на входах 8 9, l l в конкретный момент времени, определяемый положением перепада импульсного сигнала в опорном канале на данном тесте. С выходов триггеров 10 коды поступают на схему сравнения 13, где сравниваются с заранее вычисленными значениями кодов, При несовпадении кодов на любом из тестов схема сравнения 13 выдает сигнал на выходе !4. что соответствует неисправности контролируемой системы синхронизации. При необходимости коды могут быть переданы в ЗВМ через выходы 12 для анализа с целью введения коррекции в контролируемую систему или для представления состояния в каналах синхронизации иа устройстве отображения информация.

Коды 3, приведенные на фиг. 3, соответствуют ожидаемым в моменты времени fi — 1т„.,1и»,, для данной временной диаграммы. Как указывалось выше, с триггера, соответствующего опорному каналу, в этом случае всегда считы,юется логическая «1». Второй и последующие разряды кода соответствуют остальным каналам.

В режимах 1, 11 и 111 при запрограммирован ном тесте частота, на которой может проводить ся контроль, ограничена только собственным быстродействием элементов 4, 5 и триггеров 10 .

Функциональная схема устройства для конт роля систем синхронизации реализована долностью на логических элементах, что дозволяет легко выполнить его на цифровых интегральных схемах и обеспечивает компактность конструкции. Устройство позволяет в широком частотном диапазоне(от долей герц до десятков мегагерц) с высокой достоверностью проводить автоматический контроль исправности систем синхронизации, без применения осциллографических средств проверять фаэовые соотношения в каналах контролируемой системы синхронизации, Устройство может быть применено для встроенного диагностического контроля с использованием ЭВМ.

Формула изобретения

Устройство для контроля систем синхронизации, содержащее схему сравнения, входы которой соединены с выходами триггеров, а вы15 ход является K0HTpoj1bHbiM выходом устройства, отличающееся тем, что, с целью повышения быстродействия устройства, оно содержи г элементы И, ИЛИ, инверторы и дополнительные триггеры, входы которых являются входами усэ тановки режимов контроля устройств, а прямой и инверсный выходы первого дополнительного триггера соединены соответственно с первыми входами первого и третьего и первыми входами второго и четвертого элементов И; прямой н инверсный выходы второго дополнительного триггера соединены соответственно со вторыми входами первого и второго и вторыми входами третьего и четвертого элементов И; третьи входы первого и второго элементов И соединены соответственно со входом первого и второго инверторов, а также с первым и вторым информационными входами устройства; третьи входы третьего и четвертого элементов И соединены соответственно с выходом первого и второго инверторов; выходы элементов И подключены ко входам элемента ИЛИ, выход

3$ которого соединен со входом синхронизации триггеров, информационные входы и выходы которых являются соответственно входами и исхода ми устройства.

Источники информации, принятые so внимание при экспертизе:

1. Авторское свидетельство СССР № 388262, кл, G 06 F 1ЦОО, 1969.

2. Авторское свидетельство СССР № 330453, кл. G 06 F 1!/02, 1970. ез гг гг

4виг 2! ггг !! а и гг! г о гггггг

Составитель ъ Нрь лоь »

"ек ред О 1 говая и р и ж 826

Редактор Л. Утехина

Заказ 3012, 38

Корректор Н. Тупица

Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Рау нская наб., д. 4/5

Филиа,i ППП «Патент», г. Ужгород, ул. Проектная, 4