Адаптивное передающее устройство

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6!) Дополнительное к авт. свил-ву(22) Заявлено 29.12.75 (21) 2306042/24 с присоединением заявки № (23) Приоритет (43) Опубликовано 05,06. 78, Бюллетень № 21 (45) Дата опубликования описания Я (ту у

Ссноз Советсннх

Соцналнстнческнх

Реслублни (11) 6 10 i 50 (51) М. Кл.

5 08 С 19/28

Государственный ноиетет

Совета Инннстроа СССР оо деяам азобретвней и открытей (53) УДК 621.394, . 662(088.8) B. А. Скрипко, Л, Е. Софинский и A. Я. Виписов (72) Автары изобретения (7l) Заявитель (54) АДАПТИВНОЕ ПЕРЕДАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к системам передачи информации и может быть использовано при создании адаптивных телеметрических устройств.

Известны устройства сжатия данных, содержащие суммирующие блоки, аналого-цифровой преобразователь, арифметический блок и буферный запоминающий блок И).

Невысокое быстродействие таких устройств обусловлено необходимостью проведения многотактовых арифметических действий, а также конструктивной сложностью.

Известны также адаптивные передающие устройства информации с адаптивной дискрети- . зацией, содержащие коммутатор, входы которого соединены со входом устройства, элемент задержки н блок сравнения, первый выход которого подключен ко входам всех элементов

НЕТ, второй выход — ко входам всех элементов НЕТ, кроме первого, последний выход— к соответствующему входу последнего элемента НЕТ. Выходы элементов НЕТ соединены со входами соответствующих разрядов блока памяти и входами ключевых элементов, управляющие входы которых соединены с выходами соответствующих элементов ИЛИ. Выходы ключевых элементов соединены с входами регистра кода. Выход каждого разряда блока памя2 ти соединен с входами каждого элемента ИЛИ, кроме одноименного (21.

Устройство обеспечивает адаптивную дискретизацию информации по уровню сигнала с заданным интервалом квантования как медлен5 ных, так и быстро меняющихся процессов.

Однако адаптация в этом устройстве ограничивается определением существенных выборок и не предусматривает адаптивного изменения частоты гчроса параметров.

Целью изобретения является устранение этих недостатков, т. е. расширение функциональных возможностей устройства.

Поставленная цель достигается за счет того, что в предложенное устройство введены блок управления понижением частоты опроса, 1о блок. управления повышением частоты опроса, блок контроля скорости изменения процесса и управления дополнительным повышением частоты опроса,.два входа которого подключены к заданным выходам блока памяти и выходам ключевых элементов, третий вход объединен с первым управляющим входом коммутатора и первым входом блока управления повышением частоты опроса и подключен к выходу блока управления понижением частоты опроса.

Первый вход последнего соединен с выходом

N элемента задержки, второй подключен к пер6 I ()150 вому выходу блока управления повышением частоты опроса, второй выход которого соединен со вторым управляющим входом коммутатора. Управляющие входы блока управления повышением частоты опроса соединены с выходами ключевых элементов. Выход блока контроля скорости изменения процесса и управления дополнительным повышением частоты onроса подключен к третьему управляющему sxoду коммутатора, а клемма тактовых импульсов соединена с входом элемента задержки.

lO

На чертеже данЛ функциональная схема устройства.

Оно содержит коммутатор 1, блок сравнения 2, элементы HET 3,— 3», элемент задержки 4, блок памяти 5, ключевые элементы 61—

6», элементы ИЛИ 7 — 7», регистр 8, блок контроля. скорости изменения процесса и уп- . равления дополнительным повышением частоты опроса 9, элемент И 10, триггер 11, блок управления повышением частоты опроса 12, - m элемент ИЛИ 13, триггер 14 и блок управле-. ния понижением частоты опроса 15.

Ко входу коммутатора l подключены измерительные каналы, а его выход соединен с блоком сравнения 2 выходы которого соединены со входами соответствующих элементов

НЕТ 3 и входамн, запрета этих элементов, подключенных к выходам младших уровней блока сравнения 2.

Запускающие входы элементов HET 3, элемента задержки 4 и блока памяти 5 подключены.к клемме тактовых импульсов (ТИ), сле дующих с частотой выборки. Выходы 16 — 19 . элементов НЕТ 3 соединены со входами соответствующих разрядов lр — 4р (элементов памяти) блока 5 и входами элементов 6,— 6,, 3$ управляющие входы 20 — 23 которых соединены с выходами соответствующих элементов

ИЛИ 7,— 74. Выходы 24 — 27 элементов 6,— 6» соединены с входами регистра кода 8. Выход каждого разряда l р — 4р блока памяти 5 сое.динен со входами каждого. элемента ИЛИ 7 —

»ю

7», кроме одноименного..

Блок 9 контроля скорости изменения процесса и управления дополнительным повышением частоты опроса содержит элемент И 10 и триггер 1!. Один вход И 10 соединен с вы- . ходом разряда (4р) блока памяти 5, второй, подключен к выходу 24 элемента 6, а выход соединен с первым входом триггера ll, второй вход которого объединен со вторым входом триггера 14, первым управляющим входом коммутатора и подключен к выходу блока 15.

Выход триггера 11 соединен с третьим управляющим входом коммутатора 1, второй управляющий вход которого подключен к выходу триггера 14, Блок 12 управления повышением частоты опроса содержит элемент ИЛИ 13 и триггер 14. Входы элемента ИЛИ 13 подключены к выходам 24 — 27 элементов 6,— 6,, а выход— к первому входу триггера 14 и входу запрета блока 15, вход которого подключив»» к выходу элемента задержки 4.

Блок !5 собран по схеме запрета, Принцип работы устройства рассмотрим на примере измерения и анализа одного параметра.

Допустим, что частота опроса выбрана

F /F (Fs (Fs. Предположим что начальная частота опроса равна F. В этом случае аналоговые значения выборок с частотой Ft поступают с выхода коммутатора 1 на вход блока сравнения 2. На соответствующих его выходах формируются сигналы, постунающие на входы соответствующих элементов HET 3, а также на входы запрета этих элементов, подключенных к выходам младших уровней блока сравнения 2. ТИ, поступающие на входы запуска элементов HET 3, считывают сигнал на том из них, который соответствует выходу старшего уровня которого достигла выборка.

Одновременно ТИ поступает на вход элемента задержки 4 .и в блок памяти 5, который выдает код, соответствующий предшествующей выборке данного параметра.

Предположим, что блок памяти 5 выдал код 0100. Символ единицы этого кода с выхода разряда 2р блока памяти 5 через элементы ИЛИ 7>, 7s и 7, поступает на управляющие входы 20, 22 и 23 элементов 6, 62 н 6» и открывает их. Допустим, что сигнал появился на выходе 17 элемента НЕТ 3, поступил на вход закрытого элемента 6, и в схеме никаких изменений не произошло. Такая выборка признается избыточной. Одновременно этот сигнал с выхода 17 элемента HET 3 поступает на вход разряда 2р блока памяти 5 и занисывается в нем как код 0100, который хранится до следующего такта измерения этого параметра. Задержанный ТИ с выхода элемента задержки 4 через блок 15 подается на вторые входы триггеров l l и 14 и первый управляющий вход коммутатора 1, но и изменений в них не производит. При этом опрос контролируемого параметра продолжается с частотой F>. Допустим, что в п-ном такте измерения величина выборки возросла на шаг квантования. В этом случае ТИ считывает сигнал на 18 выходе эле-. мента HET 3. Этот сигнал поступает на вход разряда Зр блока памяти 5 н записывается в нем как. код 0010, а также через открытый элемент 6 поступает на выход 26. При этом он подается в регистр 8, который формирует соответствующий код и передает его в канал связи. Эта выборка признается существенной.

Кроме того, с выхода 26 элемента 6> сигнал поступает на вход элемента ИЛИ 13, и на его выходе формируется сигнал, поступающий на вход запрета блока 15 и на первый вход триггера 14. При этом с выхода триггера 14 на второй управляющий вход коммутатора 1 поступает сигнал, обеспечивающий повышенную (Fs) частоту опроса данного параметра.

Задержанный ТИ с выхода элемента задержки 4 поступает в блок !5, но дальше не проходит, и никаких изменений не производит.

Контролируемый параметр опрашивается с частотой- Fs до тех пор, пока на выходах элементов 6 — 6, появляются сигналы и выборки признаются существенными.

610150

При повышении скорости изменения процесса очередные выборки, следующие с частотой F>, изменяются на величину большую, чем шаг квантования. Может наступить момент, когда такие выборки чередуются через и шагов квантования. При этом создаются условия нарушения требований опроса (по f(отельникову), что приводит к необходимости вторичного повышения частоты опроса.

Рассмотрим случай, когда в блоке 5 хранится код 0001, а при очередном ТИ сигнал появляется на выходе 16 элемента НЕТ 3.

«Единица» с выхода разряда 4р блока памяти 5 через элементы ИЛИ 7>, 7 и 7> поступает на управляющие входы 20, 2! и 22 элементов 6>, 6> и 64 и открывает их, Кроме того, этот сигнал поступает на первый вход элемента И 10.

Сигнал с выхода !6 элемента НЕТ 3 записывается в блоке памяти 5, как код 1000, а также через открытый элемент 61 проходит иа выход 24. С выхода 24 сигнал поступает в регистр кода 8 и считывает соответствующий иод, поступающий в канал связи, а также поступает через элемент ИЛИ !3 на первый вход триггера 14 и на вход запрета блока 15. Кроме того, с выхода 24 элемента б сигнал поступает на второй вход элемента И 10, и на его выходе формируется сигнал, поступающий на первый вход триггера ll. Триггер !1 перебрасывается, и на его выходе появляется сигнал, поступающий на третий управляющий вход коммутатора 1, который опрашивает с этого момента контролируемый параметр с частотой Fq.

Это продолжается до тех пор, пока на выходах элементов 6 — 6» появляются сигналы, так как эти сигналы. через элемент ИЛИ !3 поступают на вход запрета блока 15, запрещая прохождение на его выход задержанных в элементе задержки 4 ТИ.

Если на выходе элементов 6 — 6 в очередном такте измерения сигнала нет, то с выхода элемента задержки 4 сигнал через блок 15 поступает. на вторые входы триггеров !1 и 14 и на первый управляющий вход коммутатора 1, который понижает частоту опроса.

Устанавливается частота опроса г». Если н эта частота опроса становится выше иеобходймой, то она аналогично снижается Ю час тоти F, с которой опрашиваегся парамстр до. тех пор, пока на выходах элементов 6 вЂ, нет сигналов, т. е. пока выборки не достигли значения существенной величины.

Предложенное устройство обеспечивает адаптивное перераспределение опросных сигналов между контролируемыми параметрами, т. е. 50 получение оптимальной информации при сравб нительно невысокой средней частоте опроса всех параметров.

Фпрмила изобретения

Адаптивное передающее устройство, содержащее коммутатор, входы которого соединены со входом устройства, элемент задержки, блок сравнения, первый выход которого подключен ко входам всех элементов НЕТ, второй выход блока сравнения подключен к входам всех элементов НЕТ, кроме первого, последний выход блока сравнения соединен с соответЧтвующим входом последнего элемента НЕТ, выходы элементов НЕТ соединены со входами соответствующих разрядов блока памяти, . входами ключевых элементов, управляющие входы которых соединены с выходами соответствующих, элементов ИЛИ, выходы ключевых элементов соединены с входами регистра кода, выход каждого разряда блока памяти соединен с входами каждого элемента ИЛИ, кроме одноименного, отличающееся тем, что, с целью расширения функциональных возможностей устройства, в него введены блок управления понижением частоты опроса, блок управления повышением частоты опроса, блок. контроля скорости изменения процесса н управления дополнительным повышением частоты опроса, два входа которого подключены к заданным выходам блока памяти и выходам ключевых элементов, третий вход объединен с первым управляющим входом коммутатора и первым входом блока управления повышением частоты опроса и подключен к выходу блока управления понижением частоты опроса, первый вход которого соединен с выходом элемента задержки, второй вход подключен к первому выходу блока управления повышением частоты опроса, второй выход которого соединен со вторым управляющим входом коммутатора; управляющие входы блока управлении повышением частоты опроса соединены с выходами ключевых элементов; выход блока контроля скорости изменения процесса и управления дополнительным повышением частоты опроса подключен к третьему управляющему входу коммутатора, а клемма тактовых импульсов соединена с входом элемента задержки.

Источники информации, принятые во внимание при экспертизе:

1. Воздушно-космическая телеметрия. Под ред. К. Н. Трофимова, М., 1968, с. 199 — 207.

2. Авторское свидетельство СССР № 373892, кл. Н 04 В 7/18.

6l0150

Составитель H. Лысенко

Техред О. Луговая Корректор Н. Тупица

Тираж 763 Подписное

Редактор Л. Утехина

Заказ 30l б/40

1 НИИПЬ Государственного комитета Совета Министров СССР по делам изобретений и открытий

I 13035, Москва, Ж-35, Раушспая наб. д, 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4