Аналоговое запоминающее устройство

Иллюстрации

Показать все

Реферат

 

(61) Дополнительное к авт. свид-ву— (22) Заявлено 13.08.76(21) 2403683/18 24 с присоединением заявки № (23) Приоритет (43) Опубликовано 25.06. 78,БЕоллетенв №23 (45) Дата опубликования описания ofoá. VK (51) М. Кл.

С1 11 С 27/ОО

Гасударственный комитет

Соввтв Министров СССР во делам изооретений и отнрытнн (53) 01 681.327.66 (О88.8) В. H. Сусин (72) Автор изобретении (71) Заявитель (64) Л1 АЛОГОВОК ЗЛ1-1аИИНАМИГК УСт сйстВО

Изобретение относится к вычислительной технике и может быть использовано при построении аналоговых и комбинированных вычислительных устройств.

Известно аналоговое запоминающее устройство1 использующее в качестве элемента памяти емкость и осуществляющее запоминание аналоговой информации в момент открывания подключенного к источнику входного сигнала аналогового ключа (1).

Одна<о в этих устройствах быстродействие l0 определяется в основном быстродействием используемых аналоговых ключей, реализация которых с временем стробирования меньше

БО нс сложна.

Иаиболее близким по технической су1цносl5 ти к предлагаемому является устроиство, содер;кащее усилители постоянного тока, выходы которых объединены диодной сборкой,диодно-емкостную запоминающую ячейку, вкл!оченную между сборкой и резисторами обратной связи, накопительный элемент, например 1! конденсатор, одна обкладка которого соединена с шиной нулевого потенциала, а другая— с ключом, усилителем и первым выводом разделительного элемента (2(.

Устройство использует принцип заряда накопительного элемента (конденсатора) через 5 разделитсльнь!Й э. !емее!т (диод) до Ймплнтудиого значения исследуемоГО се!Гнала, Осног ым недостатком этого устройства является малое быстродействие, не позволяющее использовать его для запоминания мгновенных значений исследуемых сигналов.

Цель изобретения — повышение быстродействия устройства за счет ускорения записи.

Поставленная пель достиГается тем, чтО в устройство, содегжащее накопительный элемент, например конденсатор, одна обкладка которого соединена с ц!иной нулевого потенциала, а другая -- с ключом, усилителем и псрвым выводом разделительного элемента, введены два сумма3ора, один из них подключен ко второму выводу разделительного элемента, а,другой сседипен с выходом усилителя.

Н"". фнг. 1 представлена структурная схема аналогового запаминаюи.его устройства; на фиг. 2 — эпюры напряжений, поясняющие его работу, Аналоговое запомннакнцее устрОйство содержит су1нматор 1, 13азделительиый Элемент 2, иакопительный элет-.-е11Т 3. ключ 4, усилитель 5 и сумматор 6.

УстрО!e 3 Во работа!!т следук3щйм Образом

Формула изобретения

Редактор Т. Иванова

Заказ 3467/45

ЦНИИПИ Государственного комнтета Совета Мнннстроа СССР но делан нзобретеннй н открытий

I l 3035, Москва, Ж-35, Раушская наб., д. 4/5

Фнлнал ППП «Патент», г. Ужгород, ул. Проектная, 4

Э

Сумматоры 1 и 6 могут быть выполнены либо на резисторах, использующих принцип суммирования токов, или на базе операционных усилителей. В качестве разделительного элемента 2 в простейшем случае может использоваться диод, а в качестве накопительного элемента 3 — конденсатор.

На один из входов сумматора 1 поступает входной сигнал {см. фиг. 2, а), íà второй вход сумматора подается короткий импульс, соответствующий моменту заномииання значения амплитуды входного сигнала (см. фиг. 2,6), амплитудой большей или равной максимальному значению входного сигнала, т. е.

U0 Ф4„0) где Up — амплитуда импульса;

Uq„„— максимальное значение амплитудй входного сигнала.

С выхода сумматора 1 (см. фиг, 2, в) суммарный сигнал поступает через разделительный элемент 2 на, вход накопительного элемента 3, который запоминает максимальное значение сигнала (см. фиг. 2,r), С учетом выражения (1) этим максимальным значением .суммарного сигнала является величина, равная.

U= U +Uо, (2) где Ц, — значение амплитуды входного сигнала в момент выборки.

С выхода накопительного элемента 3 сигнал через усилитель 5 поступает на один из входов сумматора 6, на другой вход которого

4 подано постоянное напряжение амплитудой, равной амплитуде короткого импульса и обратной полярности (см. фнг. 2,е).

Подключенный параллельно накопительному элементу 3 ключ 4 осуществляет в момент своего открывания (см. фиг. 2, д) обнуление иакопительйого элемента 3. Выходной сигнал снимается с выхода сумматора 6 (см. фиг. 2,ж) .

Введение двух сумматоров позволяет повысить быстродействие без существенных услож © нений схемы.

Аналоговое запоминающее устройство, содержащее накопительный элемент, например, конденсатор, одна из обкладок которого соединена с шиной нулевого потенциала, а дру.гая — с ключом, усилителем и первым выводом разделительного элемента, отличаюи4е29 еся тем, что, с целью повышения быстродействия путем ускорения записи, оно содержит дна сумматора, один из них подключен ио второму выводу разделительного элемента, а другой соединен с выходом усилителя.

Источники информации, принятые во внимание при экспертизе: ! . Авторское свидетельство СССР № 504248; кл. G 11 С 27/ОО.

2. Авторское свидетельство СССР ¹ 183475, кл. G 11 С 27/ОО, 17.06.1966.

Составнтель 8. Суснн

Техред О. Луговая Корректор А. Гриценко

Тираж 737 Подписное