Делитель частоты с переменным коэффициентом деления
Иллюстрации
Показать всеРеферат
1 Ц 6I3504
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик (61) Дополнительное к авт. свпд-ву (22) Заявлено 04.11.76 (21) 2417336/18-21 с присоединением заявки № (51) М. Кл. -Н 03К 23 00
ГосУдаРственный комитет (23) ITр ор
Совета Министров СССР па делам изобретений (53) УДК 621.374.4 (088.8) (43) Опубликовано 30,06.78. Бюллетень ¹ 24 (45) Дата опубликования описания 16.06.78 и открытий (72) Авторы изобретения A. А. Каленков, И. В. Денисенко, А. Н, Луговая и Л. И. Загорулько (71) Заявитель (54) ДЕЛИТЕЛЬ ЧАСТОТЫ
С ПЕРЕМЕННЫМ КОЭФФИЦИЕНТОМ ДЕЛЕНИЯ
Изобретение относится к импульсной технике и может найти широкое применение в устройствах вычислительной техники при построении синтезаторов частоты и блоков опорной частоты.
Известен делитель частоты с переменным коэффициентом деления, содержащий рекуррентный регистр сдвига, дешифратор состояний этого регистра, последовательный регистр сдвига, 2п вентилей, п элементов И, п переключателей íà m положений каждый и п блоков переноса (где n — число разрядов делителя, а т — число разрядов последовательного регистра сдвига), блок контроля последовательности операций и блок сброса и повторного запуска (1).
Однако в таком устройстве частое принудительное обнуление и повторный запуск регистров ограничивают быстродействие схемы.
Кроме того, применение двух регистров и управление их работой (блок сброса и повторного запуска и блок контроля последовательности операций) и применение дешифратора, расшифровывающего и состояний, усложняют это устройство.
Наиболее близким по технической сущности является делитель с переменным коэффициентом деления, содержащий регистр и переключатели, входы которых соединены с источником напряжения, а выходы с потенциальными входами элементов II, импульсные входы которых объединены ti связаны со входом делителя, а выходы их поразрядно подсоединены к установочным входам триггеров
5 регистра, выход которого в свою очередь через элемент задержки и блок управления подключен к другим установочным входам триггеров регистра (2).
Быстродействие схемы этого устройства
10 также ограничено, что связано, во-первых, с применением элемента задержки, во-вторых, с тем, что в делителе по каждому Itмпульсу входной частоты происходит суммирование показаний п-разрядного регистра с и-разряд15 ным двоичным кодом, имеющимся íà Bbtxoдах элементов И, и по каждому импульсу выходной частоты происходит дополнительное суммирование показаний регистра с заранее выбранным и-разрядным двоичным ко20 дом. Таким образом, быстродействие делителя определяется суммой задержек импульса в 2п разрядах регистра и в элементе задержки. Такое устройство сложно по конструкции, что связано с применением регистра, выпол25 няющего функцию и-разрядного сумматора.
Целью изобретения является увеличение быстродействия и повышение надежности работы устройства.
Для этого в делитель частоты с переменЗО ным коэффициентом деления, содержащий
613504
I0
50 регистр и переключатели, входы которых подключены к шинам единичного и нулевого
) ровня, введены блок начальной установки и разрешения счета и дешифратор, одни входы которого соединены с выходами разрядов регистра, другие входы — с выходами переключателей, а выход — с элементом обратной связи регистра, установочные и тактовые входы разрядов которого подключены к выходам блока начальной установки и разрешения счета, один из входов которого подключен к входной шине, а другие входы соединены с выходами переключателей.
На чертеже изображена структурная электрическая схема делителя частоты с переменным коэффициентом.
Устройство состоит из регистра 1, в состав которого входит и разрядов 2 и элемент 3 обратной связи, дешифратора 4, и переключателей 5 и блока 6 начальной установки и разрешения счета.
Каждый переключатель 5 имеет два положения. Ilepur. входы переключателей 5 подсоединены к шинам 7 единичного уровня, вторые — к шинам 8 нулевого уровня. В зависимости от положения переключателя 5 на выходе его можно получить либо единичный, либо нулевой уровень. 1-1а выходах переключателей 5 в зависимости от их положений можно получать любой и-разрядный двоичный параллельный код.
В устройстве используется рекуррентный регистр сдвига, который с каждым тактовым импульсом, поступающим на него, изменяет свое состояние, начиная с начального, B определепной последовательности, определяемой элементом 3 обратной связи и выбором соединений этого элемента с разрядами 2 регистра 1. "1ерез некоторое число тактов, поступивших на регистр 1, последний вновь принимает свое начальное состояние, после чего цикл изменения состояний регистра 1 повторяется. 1исло тактов одного цикла зависит от построения рекуррентцого регистра 1, но не более 2", так как регистр 1 максимально может принять 2 " состояний.
Перед началом работы делителя переключатели 5 переводятся в положения, соответствующие устанавливаемому коэффициенту деления. Двоичный параллельный код с выходов переключателей 5 через блок 6 записывается в разряды 2 регистра 1 и подается на дешифратор 4. После этого блок 6 начинает пропускать на тактовые входы регистра
1 импульсы, поступающие на вход делителя, частота которых подлежит делению. Эти тактовые импульсы изменяют состояние регистра
1 по определенному циклу, зависящему от построения этого регистра. Состояние разрядов
2 регистра 1 контролируется дешифратором
4. В момент совпадения кода, находящегося в разрядах 2 регистра 1, с кодом, подаваемым на входы дешифратора 4 переключателями 5, на выходе дешифратора 4 возникает импульс совпадения. При поступлении этого импульса на элемент обратной связи регистр
1 переходит в состояние, отличное от того состояния, которое он должен принять в соответствии со своим циклом. При этом цикл изменений состояний регистра 1 укорачивается, Каждый раз после прохождения пг тактовых импульсов регистр 1 принимает свое начальное состояние, совпадающее с кодом на выходах переключателей 5, и на выходе дешифратора 4, одновременно являющимся выходом всего устройства, выделяется импульс совпадения. I аким образом, на выходе устройства появляются импульсы с частотой в
m раз меньшей частоты следования импульсов на входе устройства. Меняя положение переключателей 5, можно получить любое число тактовых импульсов, осуществляющих один цикл изменения состояний регистра 1, в пределах от 1 до 2". 1 ем самым можно полу чить любой коэффициент деления частоты в пределах от 1 до 2".
Формула изобретения
Делитель частоты с переменным коэффициентом деления, содержащий регистр и переключатели, входы которы; подключены к шинам единичного и пулевого уровня, от л ич а ю шийся тем, что, с целью увеличения быстродействия и повышения надежности работы устройства, в пего введены блок начальной установки и разрешения счета и дешифратор, одни входы которого соединены с выходами разрядов регистра, другие входы— с выходами переключателей, а выход — с элементом обратной связи регистра, установочные и тактовые входы разрядов которого подключены к выходам блока начальной установки и разрешения счета, один из входов которого подключен K входной шине, а другие входы соединены с выходами переключателей.
Источники информации, принятые во внимание при экспертизе
1, Лвторское свидетельство СССР ¹427479, кл. Н ОЗК 23/00, 1974.
2. Лвторское свидетельство СССР №334643, кл. Н 03К 23/02, 1972.
ti13504
Редактор E. Дайч
Заказ 1128/18 Изд. № 500 Тираж 1087
НПО Государственного комитета Совета Министров СССР по делам изобрстешш и открытий
113035, Москва, Ж-35, Раушская наб., д. 4,5
Подписное
Типография, пр. Сапунова, 2
Составитель Г. Смелова
Тсхрсд Н. Рыбкина
Корректоры: Н. Федорова и Л. Орлова