Устройство приема дискретных сигналов

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ()!) 613509

eIN9 Свевтвкик

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 03.05.76 (21) 2355364/18-09 с присоединением заявки № (23) Приоритет (43) Опубликовано 30.06,78. Бюллетень № 24 (45) Дата опубликования описания 09.06.78 (51) М. Кл.з Н 04В 7/02

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (53) УДК 621 396 621 (088.8) (72) Авторы изобретения Ю. А. Зайцев, А. Ж. Курмаев, А. M. Михайлов и Л. Н. Неугодов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПРИЕМА ДИСКРЕТНЬ1Х СИГНАЛОВ

Изобретение относится к радиотехнике и может использоваться в системах передачи информации по параллельным каналам связи.

Известно устройство приема дискретных сигналов, содержащее два канала с общим выходным регистром, каждый из которых выполнен в виде последовательно соединенных накопительного регистра, блока считывания и ключа, а также канальные блоки оценки достоверности информации, выходы которых подсоединены к управляющим входам ключей обоих каналов через блок автовыбора, а кдополнительным ключам непосредственно ) 1).

Однако известное устройство не обеспечивает требуемого качества автовыбора сигналов.

Цель изобретения — повышение точности фазирования при временных сдвигах сигналов.

Для этого в устройство приема дискретных сигналов, содержащее два канала с общим выходным регистром, каждый пз которых выполнен в виде последовательно соединенных накопительного регистра, блока считывания и ключа, а также канальные блоки оценки достоверности информации, выходы которых подсоединены к управляющим входам ключей обоих каналов через блок автовыбора, а кдополнительным ключам непосредственно, введены анализатор временной задержки, последовательно соединенные многоканальный коррелятор, входы которого подключены к выходам накопительных регистров обоих каналов, детектор максимального сигнала и блок управления, выходы которого подключены к уп5 равляющим входам блоков считывания обоих каналов, а на входе каждого канала введена линия задержки, при этом дополнительные ключи включены между входами лишш задержки каждого канала и анализатором вре10 менной задержки, выходы которого подключены соответственно к управляющим входам линий задержки обоих каналов и входу коррекции блока управления.

На чертеже представлена структурная электрическая схема устройства приема дискретных сигналов.

Устройство содержит два канала 1 и 2 с общим выходным регистром 3, каждый из которых выполнен в виде последовательно сое0 диненных накопительного регистра 4, блока 5 считывания и ключа 6, а также канальные блоки 7 оценки достоверности информации, выходы которых подсоединены к управляющим входам ключей 6 обоих каналов 1 и 2

25 через блок 8 автовыбора, а к дополнительным ключам 9 непосредственно, анализатор 10 временной задержки, последовательно соединенные многоканальный коррелятор 11, входы которого подключены к выходам накопитель30 ных регистров 4 обоих каналов 1 и 2, детек613509

50

3 тор 12 максимального сигнала и блок 13 управления, выходы которого подключены к управляющим входам блоков 5 считывания обоих каналов 1 и 2, а на входе каждого канала

1 н 2 введена линия задержки 14, при этом дополнительные ключи 9 включены между входами линии задержки 14 каждого канала 1, 2 и анализатором 10 временной задержки, выходы которого подключены соответственно к управляющим входам линии задержки 14 обоих каналов 1, 2 и входу коррекции блока 13 управления, а анализатор 10 временной задержки состоит из измерителя 15 временной задержки и вычислителя 16 задержки, кроме того, формирователь 17 управляющего сигнала, входы 18 и выход 19 устройства.

Устройство работает следующим образом.

Дискретные сигналы поступают параллельно на входы блоков 7 оценки и на входы дополнительных ключей 9 и линий задержки 14 блока 8 автовыбора.

Формирователь 17 по данным блоков 7 оценки вырабатывает сигналы на открытие ключа 6 в том канале 1 (2), в котором качество принимаемой информации выше. Блоки

7 оценки, работающие по всем принимаемым символам, например по способу экстраполяции частоты ошибок, вырабатывают также бинарные сигналы управления дополнительными ключами 9 блока 8 автовыбора. Один или оба дополнительных ключа 9 открываются, если качество данных выше заданного порогового значения.

Этим предотвращается влияние зашумленного канала на канал с хорошим качеством передаваемых данных через блок 8 автовыбора. Поступающая информация фазируется по тактовым интервалам в блоке 8 автовыбора и подается в накопительные регистры 4. Емкость накопительных регистров 4 определяется длиной слова, необходимого для уверенного индетифицирования данных в условиях помех, и допустимой величиной временного сдвига. В многоканальном корреляторе 11 производится перекрестное сравнение комбинаций символов постоянной длины из различных ячеек накопительных регистров 4. В результате сравнения в детекторе 12 определяется пара комбинаций символов.

Выходная ширина детектора 12, соответствующая этой паре, определяет временной сдвиг между принимаемыми сигналами. В блоке 13 управления вычисляется номер тракта считывания и формируется соответствующий управляющий сигнал в блок 5 считывания, в результате чего принимаемая информация проходит на ключи 6 синхронно. В блоке 13 управления производится усреднение сигналов с выхода детектора 12 для повышения помехоустойчивости, а чтобы не терять быстродействия фазирования при перебросе схемы блока 8 автовыбора на один такт, используется сигнал мгновенной коррекции, поступающий в блок 13 управления от вычислителя 16.

Формула изобретения

Устройство для приема дискретных сигналов, содержащее два канала с общим выходным регистром, каждый из которых выполнен в виде последовательно соединенных накопительного регистра, блока считывания и ключа, а также канальные блоки оценки достоверности информации, выходы которых подсоединены к управляющим входам ключей обоих каналов через блок автовыбора, а к дополнительным ключам непосредственно, отличающееся тем, что, с целью повышения точности фазирования при временных сдвигах сигналов, в него введены анализатор временной задержки, последовательно соединенные многоканальный коррелятор, входы которого подключены к выходам накопительных регистров обоих каналов, детектор максимального сигнала и блок управления, выходы которого подключены к управляющимвходам блоков считывания обоих каналов, а на входе каждого канала введена линия задержки, при этом дополнительные ключи включены между входами линии задержки каждого канала и анализатором временной задержки, выходы которого подключены соответственно к управляющим входам линий задержки обоих каналов и входу коррекции блока управления.

Источники информации, принятые во внимание при экспертизе

1. Лвторское свидетельство СССР K 188540, кл. H 04Н 1/02, 1966.

613509

Составитель В. Белякович

Тсхрсд Н. Рыбкина

Редактор Н. Суханова

Корректор Л. Брахнина

Подписное

Типография, пр. Сапунова, 2

Заказ 1142/10 Изд. № 504 Тираж 820

НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, 5Ê-35, Раушская наб., д. 4/5