Полупостоянное запоминающее устройство

Иллюстрации

Показать все

Реферат

 

ОП ИСАНИЕ

ИЗОБРЕТЕН Ия

К АВТОРСКОМУ СВИДИТИЛЬСТВУ (61} Дополнительное к авт. саид-ву (22} Заявлено 21.04.76(21) 2351108/18 24 с присоединением заявки Хе (23) Приоритет (43) Опубликовано 05,07 78.5юллетень № 25 (!1} 614468

Союз Соввтских

Социалистических

Республик

2 (51) М. Кл. (11 С 17/00

ГааударстаанамЯ квинтет йааата Мнннатраа СССР аа делам нлааретвннЯ н атарапнй (53) УДК 681,327.6 (088. 8) (4к) дата опубликования описания 30.06- И. (72) Авторы изобретения

В; И. Косов, В, И. Монахов и А. И. Савельев (71) Заявитель (54) ПОЛУПОСТОЯННОЕ ЗАПОМИНАЮШЕЕ

УС ГРОЙСТВО

1 Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах (ППЗУ) ЦВМ, предназначенных для хранения, записи и считывания сменной информации.

Известно ППЗУХ с электрической сменой ин. формации, содержащее накопитель на многоотверстных ферритовых элементах 11).

Для повышения надежности записи информации в данном ППЗУ введена «ratchet» запись, т.е. запись путем совпадения постоянного и знакопеременного полей. Однако в таком

ППЗУ не предусмотрено исключение ошибки или потери информации при записи, вызван.ные пропаданием импульсов тока записи, что снижает информационную надежность устройства. / . ПИЗУ на элементах микробиакс со считыванием без разрушения информации содержит, как и предложенное ППЗУ накопитель, разрядные контрольные шины, соединенные с соответствующими усилителями воспроизведения, регистр адреса. и адресные шины Я. Для записи информации в нем введена «ratchet» запись. Недостатком известного ППЗУ с электрической сменой информации является отсутствие схем контроля числа пар импульсов тока

«ratchet» записи. При попадании хотя бы одного импульса записи происходит или потеря информации. или резкое уменьшение выходного сигнала, что недопустимо в ППЗУ ЦВМ спе. циального назначения, Целью изобретения является повышение надежности записи в ППЗУ с электрической сменой информации на многоотверстных феррнтовых элементах.

Поставленная цель достигается тем, что в

1Е ППЗУ включены схема сравнения, элементы И . и счетчики импульсов, входы которых соединены с соответствующнмн выходами усилителей воспроизведения, подсоединенными rio вхо-. ду к разрядным контрольным шийам. Выходы счетчиков импульсов подключены ко входам т5 схемы сравнения, выход которой ссединен с первыми входами элементов И..Вторые входы элементов И подключены к адресным шинам, а выходы — ко входам адресного регистра:

Такое ППЗУ с электрической сменой информации позволяет контролировать число пар импульсов при «га1сЬет» записи и оканчивать запись по адресу в числовую линейку по не- обходимому числу импульсов записи. По окончании записи по полному расчетному числу пар импульсов предоставляется возможность При4468

4 ществляется однополярным импульсом адресного тока, имеющим ту же полярность, что н последний импульс адресного тока при «ratchet» записи. Амнлнтуда выходного сигнала чтения в таких ПИЗУ определяется не только скоростью изменения магнитного потока считывания, но и числом нар импульсов адресных токов.

Уменьшение числа положительных илн отрицательных импульсов адресных токов ведет к неполной записи информации и к резкому снищ жению выходного сигнала чтения илн к потере информации.

Вероятность неполной записи в предложенном ППЗУ по сранению с известными умень. шается в десятки раз, т.е. данное ПИЗУ практически полностью исключает ошибку при затэ писи.

По состоянию регистра адреса ППЗУ. можно судить также о неисправности тех илн иных адресных цепей, что улучшает ремонтоспособнзсть. Это позволяет использовать данное

ППЗУ s ЦВМ специального назначения, т.е. в ЦВМ где недопустима частичная или полная потеря информации при записи.

Формула изобретения

Полупостоянное запоминающее устройство, содержащеЕ накопитель, разрядные контрольные шины, соединенные с соответствующими усилителямн воспроизведения, регистр адреса

З© и адресные шины, отличающееся тем, что, с целью повышения надежности записи- информации, устройство содержит схему сравнения, элементы И и счетчики импульсов, входы которых соединены с соответствующими выходами усилителей воспроизведения, а выходы одклю3® чены ко входам схемы сравнения, выход кото. рой соединен с первыми входами элементов И, вторые входы элементов И подключены к адресным шинам, а выходы — ко входам адресного регистра.

Источники информации, принятые во внимание прн экспертизе:

1. Петерсен М, Бортовая память на элемен те микробиакс со считыванием без разрушения информации. МРП СССР, перевод № 2433.

2. Wesson 65, 1а1 4, 2.5, р.р, 1 — 7;

61 ема в регистр адреса следующего кода адре са для записи илн. считывания информации, На чертеже представлена функциональная схема ППЗУ.

ППЗУ содержит накопитель 1, разрядные контрольные шины 2 и 3 которого подключены йютветственно к.усилителям воспроизведения 4 и 5. Выходы усилителеи воспроизведения 4 и 5 подсоединены соответственно к счетчикам импульсов 6 и 7, выход которых подключен к схеме сравнения 8.

Выход схемы сравнения 8 соединен с первыjm входами элементов И 9, вторые входы ко. торых подключены к адресным шинам 1О, а выходы элементов И 9 соединены со входами . адресного регистра !1.

Накопитель 1,собранный нз запоминающих кассет, например на ферритовых числовых линейках с подключенными к ним формирователями адресных и разрядных токов, начинает работать в такте записи с подачи на : него серий адресных токов, состоящих яз одинакового расчетного числа отрицательных и положительных импульсов и разрядного тока записи положи- тельной или отрицательной по 1йрности в зависимости от записи «1» или «О». При этом для

1аеренной записи разрядный ток должен по времени начинатьсц раньше первого импульса ад- 35 ресного тока, а заканчиваться позднее последнего импульса адресного тока.

Для. контроля за числом импульсов адресного тока в шины 2 и 3 перед положительным импульсом адресного тока подается отрицательный импульс тока, а перед отрицательным импульсом адресного тока — положительный. полученные сигналы по адресным токам усиливаются на соответствующих усилителях восцронзведення 4 и 5 и пода отся на счетчики импульсов 6 и .7.

Выходные сигналы со счетчиков импульсов поступают на схему сравнения 8. При срабатывании. схемы сравнения 8 на входы элементов И 9 подается разрешающий. потенциал для приема следующего кода адреса из адресных шнн 10 в регистр адреса 11-(при правильной записи информации) илн прекращается запись при пропадании хотя бы одного из импульсов.

Считывание информации в. накопителях на многоотверстных ферритовых элементах осу-ЦНИИПИ Заказ 3702/43 Тираж il 7 Подписное

Фнлнал ППЙ «Патент», г. Ужгород, .ул. Проектная. 4