Устройство тактовой синхронизации

Иллюстрации

Показать все

Реферат

 

ОП ИСАЙ И Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ нп б1785б

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву 541294 (22) Заявлено 22.03.77 (21) 2464966/18-09 с присоединением заявки № (23) Приоритет (43) Опубликовано 30.07.78. Бюллетень ¹ 28 (45) Дата опублнковани,l описания 25.07.78 (51) М. Кл. Н 04L

7/02

Государственный комите1

Совета Министров СССР (53) УДК 621.394.662 (088.8) по делам изобретений и открытий (72) Авторы изобретения

А. 3. Бураковский, А. В. Цвигун и В. И. Кушпиль (71) Заявитель (54) УСТРОЙСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ

Изобретение относится к передаче дискретной информации и может использоваться в устройствах тактовой синхронизации многоканальных модемов с фазоразностной модуляцией. 5

По основному авт. св. № 541294 известно устройство тактовой синхронизации, содержащее задающий генератор, соединенный через узел коррекции фазы с делителем частоты, выход которого через дискри- 1О минатор соединен с вторым входом узла коррекции фазы, блок управления демодулятором, дополнительный делитель частоты, коммутатор и анализатор сбоев синхроимпульсов, при этом между выходом 15 задающего генератора и входом блока управления демодулятором включсн дополнительный делитель частоты, к установочному входу которого подключен один из выходов коммутатора, другой выход кото- 20 рого подключен к дополнительному входу дискриминатора, кроме того, к одному из входов коммутатора подключен дополнительный выход делителя частоты, к другому — второй выход дополнительного делителя частоты через анализатор сбоев синхроимпульсов, а на трстий вход коммутатора подан рабочий сигнал.

Однако данное устройство имеет невысокую скорость вхождения в синхронизм. ЗО

Цель изобретения — увеличение скорости ьхождения в синхронизм.

Для этого в устройство тактовой синхронизации, содержащее задающий генератор, соединенный через узел коррекции фазы с делителем частоты, выход которого через дискриминатор соединен с вторым входом узла коррекции фазы, и блок управления демодулятором, а также дополнительный делитель частоты, коммутатор и анализатор сбоев синхроимпульсов, при этом между выходом задающего генератора и входом блока управления демодулятором включен дополнительный делитель частоты, к установочному входу которого подключен один из выходов коммутатора, другой выход которого подключен к дополнительному входу дискриминатора, кроме того, к одному из входов коммутатора подключен дополнительный выход делителя частоты, к другому — второй выход дополнительного делителя частоты через анализатор сбоев синхроимпульсов, а на третий вход коммутатора подан рабочий сигнал, между выходом задающего генератора и дополнительным входом анализатора сбоев синхросигнала введен накопитель синхросигнала, установочный вход которого соединен с дополнительным выходом делителя частоты.

617856

На чертеже изображена структурная электрическая схема предложенного ус ройства.

Устройство тактовой синхронизации содержит задающий генератор 1, соединен- 5 ный через узел 2 коррекции фазы с делятелем 3 частоты, выход которого через дискриминатор 4 соединен с вторым входом узла 2 коррекции фазы, и блок 5 управления демодулятором, а также дополнитель- 10 ный делитель 6 частоты, коммутатор 7 и анализатор 8 сбоев синхроимпульсов, при этом между выходом задающего генератора 1 и входом блока 5 управления демоду— лятором включен дополнительный делитель 15

6 частоты, к установочному входу которого подключен один из выходов коммутатора

7, другой выход которого подключен к дополнительному входу дискриминатора 4, кроме того, к одному из входов коммутатора 7 подключен дополнительный выход делителя 6 частоты через анализатор 8 сбоев синхроимпульсов, а на третий вход коммутатора 7 подан рабочий сигнал, а между выходом задающего генератора 1 и допол- 2 нительным входом анализатора 8 сбоев синхросигнала введен накопитель 9 синхросигнала, установочный вход которого соединен с дополнительным выходом делителя 3 частоты.

Предлагаемое устройство работает следующим образом.

Накопитель 9, запускаясь от задающего генератора 1 так же, как и первый дополнительный делитель 6 частоты, сбрасывается периодически от основного делителя 3 независимо от режима работы устройства синхронизации. Тем самым накопитель 9 в паузах между его сбросами несет информацию синхросерии модулятора, в фазе с 40 которым демодулятор 10 находится в момент последнего сброса накопителя 9. Пауза между сбросами накопителя 9 выбирается из соображений возмо>кного расхождения из-за помех на время, не превышаю- 4> щее защитный интервал постоянно корректируемых синхросерий на выходе делителя

3 и «запомненных» синхросерий с накопителя 9. Таким образом, при нарушении ортогональности модема, что жестко связано ® с длительностью защитного интервала, на выходе накопителя 9 в конце паузы между его сбросами выбирается строб, который нс попадает в «окно», вырабатываемое анализатором 8.

«ОJ(Ho» корректируется каждую flосылку и «стоит» на месте, а строб, вырабатываемый накопителем 9, корректируется. Время между моментами коррекции строб и «окно» расходится пропорционально глубине рассинхронизации и в случае достижения стробом границ «окна» (что возможно лишь при начале нарушения ортогональности) вырабатывается сигнал «нарушение синхронизации», останавливающий прием правильной информации.

При работе многоканального модема с фазоразностной модуляцией независимо от режима работы модема импульсы коррекции (добавления — вычитания), попадающие на делитель 3, корректируют выдачу синхроимпульсов (границ посылок), поступающих с его выхода на дискриминатор 4, на другой вход которого попадает входной рабочий сигнал через коммутатор 7. Дискриминатор 4 выдает знаковую функцию, вырабатываемую по модулю рабочих посылок входного сигнала. При этом в каждую посылку с дополнительного выхода делителя 3 через коммутатор 7 подается синхроимпульс, устанавливающий дополнительный делитель 6 в соответствии с импульсом коррекции, вырабатываемым узлом 2 коррекции.

Одновременно с этим делитель 3 вырабатывает импульс сброс, который сбрасывает в соответствии с импульсом коррекции накопитель 9, который вырабатывает строб, попадающий на анализатор 8.

Предлагаемое устройство обеспечивает возможность проведения текущего контроля состояния фазирования модема и устройства тактовой синхронизации и тем самым позволяет повысить скорость вхо>кдения в синхронизм.

Формула изобретения

Устройство тактовой синхронизации по авт. св. М 541294, о т л и ч а ю щ е е с я тем, что, с целью увеличения скорости вхождения в синхронизм, между выходом задающего генератора и дополнительным входом анализатора сбоев синхросигнала введен накопитель синхросигнала, установочный вход которого соединен с дополнительным в ы ходом дел ител я частоты.

617856

Составитель Т. Маркина

Техред Н. Рыбкина Корректор А, Степанова

Редактор Н. Суханова

Подписное

Типография, пр. Сапунова, 2

Заказ 1351/9 Изд. Ко 547 Тираж 820

НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Я-35, Раушская наб., д. 4/5