Устройство для первичной обработки информации
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Сееэ Сюветеиых
Сецыаныетычасиых
Рес убныи (11) 618744 (61) дополнительное к авт. свид-ву (22) Заявлено 2101.76 (21) 2317224/18-24 (51) М. Кл.
G06 F 25/00 с присоединением заявки 34 (23) Приоритет (43) Опубликовано 050878, Бюллетень ля 29 (45) Дата опубликования описания 270678
Государственный комитет
Совета Министров СССР но делам изобретений и открытий (53) УДК 681.14 (088.8) (72) Авторы изобретения
А.Н.Шаповал, Н.A.Ìîëî÷êî и Л.В.Ма
Pl) Заявитель (54) УСТРОЙСТВО ДЛЯ ПЕРВИЧНОЙ ОБРАБОТКИ
ИНФОРМАЦИИ
Изобретение относится к области вычислительной техники и может быть использовано для автоматизации процессов управления объектами, первичной обработки информации, как модуль вычислительной системы.
Известны устройства (11, используемые s вычислительной технике для автоматизации процессов управления и первичной обработки информации, содержащие блоки ввода данных, блоки памяти, программоносители, блоки вывода, блокч управления.
В таких устройствах область реализуемых алгоритмов ограничена.
Наиболее близким по технической сущности к изобретению является устройство (2), содержащее постоянный запоминающий блок, соединенный входом с выходом регистра адреса, а выходом - co входом регистра числа, и оперативный запоминающий блок.
Недостатком этого устройства является то, что при выполнении операций с большим количеством операндов в постоянном запоминающем устройстве, особенно при выполнении последовательности вычислительных операций, снижается быстродействие устройства., Целью изобретения является увеличение быстродействия устройства.
Поставленная цель достигается тем, что в предложенное устройство введены сумматор, регистр, блок анализа и блок связи. Два входа регистра адреса соединены соответственно с двумя выходами блока анализа, первые два входа которого соединены соответственно с выходами регистра числа. Третий вход блока анализа соединен с первым выходом сумматора, вход и второй выход которого подключены соответственно к первым выходу и входу блока связи. Второй вход и второй выход блока связи соединены соответственно с третьим выходом регистра числа и первым входом оперативного запоминающего блока, второй вход и первый выход которого подключены соответственно к первому выходу и первому входу регистра.
Вторые вход и выход регистра соединены соответственно с третьим выходом и входом блока связи, четвертые вход и выход которого подключены соответственно к входу и выходу устройства. Первая и вторая группы управляющнх входов блока связи соединены соответственно с первой и второй
618744
)О
Формула изобретения
5 ки блока 1, к которой происходит обращение в, зависимости от информации, содержащейся в сумматоре 5 °
При этом обращении в регистре числа 4 появляется код следующей. операции и новый адрес ячейки блока 2 (в частности ® ), а результат операции записывается в регистр 6 и при необходимости может быть записан в требуемую ячейку блока 2.
Предлагаемое устройство обладает высоким быстродействием за счет уменьшения числа обращений к посто= янному запоминающему блоку. В результате сокращается время выполнения операции, уменьшается объем памяти постоянного запоминающего блока, так как он освобождается от необходимости хранения таблиц функций. Кроме того, упрощаются программирование и программы решения задач эа счет сокращения длины. nporPGMM °
1. Устройство для первичной обработки информации, содержащее постоянный запоминающий блок, соединенный входом с выходом регистра адреса, а выходом — со входом регистра числа, и оперативный запоминающий блок, отличающееся 30 тем, что, с целью повышения быстродействия устройства, в него введены сумматор, регистр, блок анализа и блок связи;причем два входа регистра адреса соединены соответственно с 35 двумя вы:..сдами блока анализа, первые два входа которого соединены соответственно с выходами регистра числами третий вход блока анализа соединен с первым выходом сумматора, 40 вход и второй выход которого подключены соответственно к первым выходу и входу блока связи; второй вход и второй выход блока связи соединены соответственно с третьим выходом регистра числа и первым входом оперативного запоминающего бло- 45 ка, второй вход и первый выход которого подключены соответственно к первому - выходу и первому входу регистра; вторые вход и выход регистра соединены соответственно с третьими выходом и входом блока связи, четвертые вход и выход которого подк-"-ечены соответственно к входу и выходу устройства; первая и вторая группы
Управляющих входов блока связи соединены соответственно с первой и второй группами управляющих входов устройства.
2.устройство по п.l,о т л и ч а ю щ е е с я тем, что блок связи содержит. элементы Й и ИЛИ первые входы первых четырех элементов И соединены соответственно со входами блока, первая группа управляющих входов которого подключена соответственно ко вторьм входам первых четырех элементов И, выходы которых соответственно связаны с четырьмя входами элемента ИЛИ; выход элемента ИЛИ соединен с первыми входами пятого, шестого, седьмого и восьмого элементов И, выходы которых соединены соответственно. с выходами блока, а их вторые входы соединены соответст:венно со второй группой управляющих входов блока.
3. Устройство по п.l, о т л и ч а ю щ е е с я тем, что блок анализа содержит два элемента И и регистр; первые входы первого и второго элементов И соединены соответственно с первым и вторым выходами регистра; вторые входы первого и второго элементов И соединены соответственное с первым и вторым входами блока, первый и второй выходы которого подключены соответственно к выходам первого и второго элементов И, третий вход блока соединен с входом регистра.
Источники информации, принятые во внимание при экспертизе:
1.Авторское свидетельство СССР
9 276516, М., кл, G 06 F 7/00, 1969.
2.Авторское свидетельство СССР
9 455343, М., кл. G 06 F 9/00, 1975,