Измеритель временных интервалов

Иллюстрации

Показать все

Реферат

 

Союз Советских

Социалистических.Республик

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТВЛЬСТЕУ (6l) Дополнительное к авт. свид-ву (22) Заявлено 29.11.76 (21) 2423686/18-10 (11)619895

Я (51) М. Kjl. с присоединением заявки №

Я 04 F 10/04

Гаеударатвкннвй камктет заката Ипннетроа CGOP ва делан нзабратенкй

N аткрмтнй (23) Приоритет (43) Опубликовано 15.08.78Бюллетень № 30 (4б) Дата опубликования описания 27.06.78 (53) УДК 681.11 (088.8) В. В. Данилович, А. Ф. Чернявский и В. А. Чудовский (72) Авторы изобретения

Белорусский ордена Трудового Красного Знамени

Государственный университет им. В. И. Ленина (71) Заявитель (54) ИЗМЕРИТЕЛЬ ВРЕМЕННЫХ ИНТЕРВАЛОВ

Изобретение относится к измерительной технике.

Известны цифровые измерители интер валов времени с интерполяцией зон неопределенности между старт- (стоп) сиг- а калами и импульсами опорной частоты ме.тодом время-амплитуда-код 1

Недостатками таких измерителей являЙтся пониженная точность измерений и сложность конструкции.. то

Известен измеритель временных интервалов, содержащий генератор опорной частоты, две схемы селекции точных интервалов, входы которых соединены с двуми преобразователями время-амплитуда и т к служат входами устройства, схему селекции грубого иода, вход которой объединен со вторыми входами схем селекции точных интервалов, входом преобразовате ля амплитуда-,код, выход которого соединен 2а с входом точного счетчика и включен на выход генератора опорной частоты, «грубый счетчик, причем выходы схем селек« ции точных интервалов соединены со вторыми входами преобразователей время- 25

: амплитуда и соответствующими входами схемы селекции "грубого кода, выход которой через схему ИЛИ соединен с входом грубого счетчика (2j.

Недостатком устройства является его сравнительная сложность, заключающаяся в наличии двух преобразователей времякод.

Целью изобретения является упрощение устройства, Это достигается тем, что в предлага= емое устройство введены блок запоминания, схема И и переключатель, один вюд которого соединен с выходом первого .преобразователя время-амплитуда, второй вход соединен с выходом блока запоминания, вход которого соединен с выходом второго преобразователя время мплитуда, а выход переключателя соединен с входом преобразователя амплитуда-код,,причем.для обеспечения стыковки результатов точного и грубого преобразований, выход точного счетчика соединен со счетным триггером, выход которого через схему И, на второй вход которой подается

619895 сигнал стыковки кодов, включен на второй вход схемы ИЛИ, а выход переполнения триггера соединен со счетным входом второго разряда грубого, счетчика.

На чертеже приведена блок-схема описываемого устройства, содержащего источник старт- (стоп) сигналов 1 (2), генератор опорной частоты 3, двухступенчатые схемы 4 и 5 селекции точных интервалов, селектор "грубого кода 6, два преобразователя время-амплитуда 7 и 8, переключатель 9, блок запоминания 10, преобразователь амплитуда-код 11, точный счетчик 12, счетный триггер 13, схему И 14, схему ИЛИ 15, "грубый счетчик 16, вход сигнала стыковки кодов 15

17.

Старт-сигнал 1 поступает на вход схемы селекции 4 и запускает преобразователь время-амплитуда 7.

Схема 4 выделяет иэ опорной последо-2О вательности импульс, которым включается селектор "грубого кода 6 и останавливается преобразователь 7. Сигнал с амплитудой, пропорциональной выделенному схемой 4 временному интервалу, поступает через переключатель 9 на преобразователь амплитуда-код. Серия импульсов, пропорциональная выделенному временному интервалу, поступает на счетный вход точного счетчика 1 2. По стоп-сигналу 2 се лектор 5 выключает селектор грубого кода 6 и выделяет временной интервал между стоп-импульсом и предыдущим сигналом опорной последовательности, который преобразуется в пропорциональную ам- 3 плитуду схемой 8. Эта амплитуда хранится s блоке запоминания 10 до момента окончания первого интерполяционного преобразования, вызванного старт-сигналом

1. По окончании этого преобразования пе-щ реключатель 9 переключается, и величина амплитуды, хранимая блоком запоминания

10, преобразуется схемой 11. в пропорциональную серию импульсов опорного генератора, которые суммируются точным 4g счетчиком 12 к ранее измеренному точному интервалу. Возможное переполненйе . точного счетчика фиксируется дополнитель ным счетным триггером 13. Йвойное переполнение точного счетчика 12 может произойти только при регистрации серии импульсов, соответствующей неопределенности поступления стоц-сигнала, т. е. в момент, когда "грубая" кодирующая серия не поступает с селектора грубого" кода 55

6 на счетчик 16. Поэтому цри двойном переполнении счетчика 12 импульс с триггера 13 поступает непосредственно на счетный вход второго разряда грубого кодирующего счетчика 16. Так как сигнал одиночного переполнения точного кодирующего счетчика 12 может возникнуть во время регистрации грубой" серии счетчиком 16, то признак переполнения фиксируется триггером 13. В конце преобразования сигналом стыковки кодов 17 через схему И 14 и схему ИЛИ 15 им- пульс переполнения подается на счетный вход грубого счетчика.

Формула изобретения

1. Измеритель временных интервалов, содержащий генератор опорной частоты, две схемы селекции точных интервалов, входы которых соединены с двумя преобразователями время-амплитуда и служат входами устройства, схему селекции грубого кода, вход которой объединен со вторыми входами схем селекции точных интервалов, входом преобразорателя амплитуда-код, выход которого соединен с входом точного счетчика и включен на выход генератора опорной частоты, "грубый счетчик, причем выходы схем селекции точных интервалов соединены со вторыми входами преобразователей времяамплитуда и соответствующими входами схемы селекции грубого кода, выход которой через схему ИЛИ соединен с входом грубого" счетчика, о т л и ч а ю щ и йс я тем, что, с.целью повышения точности измерения и упрощения устройства, в него введены блок запоминания, схема И и переключатель, один вход которого соединен с выходом первого преобраэовате»

I ля время-амплитуда, второй вход соединен с выходом блока запоминания, вход которого соединен с выходом второго преобразователя время-амплитуда, а выход переключателя соединен с входом преобразователя амплитуда-код, при этом выход точного счетчика соединен со счетным триггером, выход которого через схему

И, на второй. вход которой подается сиг» нал стыковки кодов, включен на второй вход схемы ИЛИ, а выход переполнения триггера соединен со счетным входом второго разряда грубого счетчика.

Источники информации, принятые во внимание при экспертизе:

1. Богородицкий В. В. и др. Цифровые электроизмерительные приборы. Энергия, М„1972, с. 100.

2. Приборы для научных исследований", % 9, 1 968, с. 9 9-1 02.

619895

Составитель Б. Митриев

Редактор С. Хейфиц Техред И. Климко Корректор М. Демчик

Заказ 4505/43 Тираж 542 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открыт И

113035, Москва, Ж-35, Раушскаи наб., д. 4/5

Филиал ППП Патент, r. Ужгород, ул. Проектная, 4