Устройство для автоматического контроля качества радиоканалов
Иллюстрации
Показать всеРеферат
Вкус®г ням е
Дай "- i ° ме- " чце9ееЯ
О и и с А н"и е
ИЗОБРЕТЕН ИЯ в в 1 (11) 624377
Союз Советских
Социалистических
Респубпик (61) Дополнительное к авт. свил-ву— (22) Заявлено 08. 12.76 (21) 2427767/18-09
2 (51) М. Кл. с присоединением заявки №
Н 04 4 11/08
Государственный комитет
Вавета Министров СИР во делам изобретений н открытий (23) Приоритет(43) Опубликовано15.09.78.Бюллетень № 34 (53) УЙК 621.394 (088.8) (45) Дата опубликования описания 02.08.78 (72) Авторы изобретения
H. А. Дрязгов, Л. П. Коричнев, Л. В. Лосихин, П. Т. Толмачев и Ю. С. Филатов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГО КОНТРОЛЯ
КАЧЕСТВА РАДИОКАНАЛОВ
Изобретение относится к радиотехнике и мэжет использоваться для автоматического контрэля состояния радиоканалов.
Известно устройство для автоматического контроля качества радиоканалов, 5 сэдержащее последовательно соединенные синхронный распределитель, блок обнаружения и исправления ошибок, второй вход которэго соединен с входом синхронного делителя, и анализатор 1 1О
°
Однакэ известное устроиство не обес- печивает достаточной точности контроля.
Цель изобретения - повышение точности контроля качества радиоканалов.
Для этого в предлагаемом устройстве для автоматического контроля качества радиоканалов между дополнительными выходами синхронного распределителя и дополнительным входом блока обнаружения и исправления ошибок введен декодер, состоящий 20 из последовательво соединенных первого триггера, блэка выделения фрэнтов, выход которогэ подключен к первому входу второго триггера, а к второму, входу— через элемент запрет, при этом входы 2. первого триггера, другой вход элемента запрет и выход второго триггера являются соответственно входами и выходом декодера.
На чертеже представлена структурная, электрическая схема предложенного устройства.
Устройство для автоматического контроля качества радиоканалов содержит последовательно соединенные синхронный распределитель 1, блок 2 обнаружения и исправления ошибок, второй вход которого соединен с входом синхронного делителя 3, и анализатор 4, между дэполнительными выходами синхронного. распределителя 1 и дополнительным BxogoM блока 2 обнаружения и исправления ошибок .расположен декодер 5, состоящий из последовач ельно соединенных первого триггера 6, блока 7 выделения фронтов, выход кэторэгэ подключен к первому входу второго триггера 8, а к второму входу— через элемент 9 запрет, при этом входы первого триггера 6, другой вход элемента 9 запрет и выход второго триггера 8
624377 являются соответственно входами и выходом декодера 5, кроме того, между синхронным распределителем 1 и декодером
5 расположен кодер 10, другой вход которого соедйнен с сумматором 11, а вход последнего — с. регистрэм 12.
Устройство работает следуюшим образом.
Сформированная с помошью регистра
12 и сумматора 11 контрэльная последовательность поступает на один из вхэю дов кодера 10, на другой его вход поступает последовательность тактовых импульсов с выхода синхроНного распределителя 1.
Если значение эчередного символа контрольной последовательности составляет нуль, то состояние триггера кодера
10 изменяется на противоположное, если же значение очередного символа — "едиго ница", тэ триггер кодера 10 сохраняет предыдущее состояние.
Таким образом, сформированная на передаче кэхтрэльная последовательность поступает на вход первого триггера 6 г5 декодера 5, осушествляюшего регенерацию телеграфных посылок при пэмоши импульсов с выхода синхронного делитепя 3.
Фронты регенерирэванных посылок выде 1 лаются блоком 7. Импульсы, соответству|ошие фронтам посылок с выхода блэка 7, 30 поступают соответственно на входы второго триггера 8 и элемента 9 запрет, при этом на элементе 9 запрет запрешается прохождение импульсов с выходя синхронного делителя 3, а второй триггер 8 35 устанавливается в "нулевое" состояние.
При отсутствии импульса с выхода блока 7 импульс тактовой последовательности с выхода синхронного делителя 3
40 проходит через элемент 9 запрет и устанавливает второй триггер 8 в "единичное" с остояние.
Таким образом, декодер 5 снимает от.носительность с контрольной последовательности, принятой по второму каналу радиолинии.
С выхода декодера 5 контрольная последовательность поступает на вход блока
2, на который одновременно приходят последовательность тактовых .импульсов с выхода синхронного делителя Г и инфэрмационная последовательность.
Обнаружение ошибок, их исправление и контроль состояния радиоканала эсушествляется блоком 2 и анализатором 4. предлагаемое устройство повышает надежность автоматического контроля качества радиоканала посредством обнаружения вбзпействия сосредоточенных помех и глубоких замираний за счет перекодирования контрольной последовательности.
Формула изобретения
1, Устройство для автэматическэго контроля качества радиоканалов, содержашее пэследэвательнэ соединенные синхронный распределитель, блок обнаружения и исправления ошибок, второй вход котэрэгэ соединен с входом синхронного делителя, и анализатор, о т л и ч а — . ю щ е е с я тем, чтэ с целью повышения точи эсти к онтрэля качества радиэ каналов, между дополнительными выходами ми синхронного распределителя и допэлнптельным вхэдом блока обнаружения и исправления ошибок введен декодер.
2. Устройство по п.l о т л и ч а— ю ш е е с я тем, -no декодер состоит. из последовательно соединенных первого триггера, бло ;а выпеления фронтов,. выход которого пэдкгпочен к первому входу второго триггера, а к втэрэму гзхэду-через элемент запрет, при этом входы первого триггера, другой вход элемента запрет и выход втэрогэ триггера являются соответственно входами и выходом декодера.
Источники информации, принятые во внимание при экспертизе:
1. Лвтэрскэе свидетельство СССР
У; 290462, хл. Н 04 В 5/00, 1968, 624377 ере
Составитель E. Любимова
Редактор Т. Янова Техред К. Гаврон Корректор С. Гарасиняк
Заказ 5205/47 Тираж 805 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4