Магнитное запоминающее устройство
Иллюстрации
Показать всеРеферат
О П И Е
ИЗОБРЕТЕНИЯ
Н АВТОооСКОМУ СВИДевТВЛЬСТВЮ
628535
Сотоз Советских
Социалистических
Республик (61) Дополнительное к авт. свнд-ву М 568971 (5l) M. Кл. 11 С 11/08 (22) Заявлено 17.05 76 (2l) 2363290/18-24
С присоединением заявки ¹ (23) Приоритет
Гасударственный комитет
Совета Миниотроа СССР по делам изобретений и открытий (43) Онубликоваиа15.10.78.Бюллетень № 38 (53) УДК 628.327..6(088.8) (45) Дата опубликования описанияа о9.78, Е, П. Балашов, А. П. Жмакин и А, О. Тимофеев (72) Авторы изобретения (71) Заявитель (54) МАГНИТНОЕ ЗАПСЖИНАЮЩЕЕ УСТРОЙСТВО
2 дами разрядных формирователей токов режима, входы вентилей соединены с регистром числа, а выходы — с разрядными формирователями токов записи, входы установки « l » и «0» триггера запоминания переноса соединены соответственно с выходаати элементов
ИЛИ и И, а выходы — с блоком управления запоминающего устройства.
На чертеже изображена схема предлагаемого магнитного запоминающего устройства.
to . Магнитное запоминающее устройство содержит накопитель 1, состоящий из трехотверстиых сердечников 2 флюксориого типа из материала с прямоугольной петлей гистерезиса, причем одно крайнее отверстие больше двух других. Накопитель прошит обмотками 3 выборки, проходящими через большие отверстия сердечников, разрядными обмотками 4 режима, проходящими через большие отверстия сердечников в одном направлении, а через центральные отверстия в про20 тивоположиом направлении, разрядными обмотками 5 записи и выходными обмотками 6, - проходящими через малые крайние отверстия сердечников;
Кроме того, устройство содержит формирователи 7 токов адресной выборки, иа вхо-.
Изобретение относится к вычислительной технике и может быть использовано для многоканального счета с временным делением каналов и хранением накопленных результатов, а при необходимости и в качестве обычного эапомииаюшего устройства.
По основному авт. св. № 568971 известно магнитное запоминающее устройство, содер. жащее матрицу памяти, выполненную иа трехотверстиых сердечниках флюксориого типа иэ материала с прямоугольной петлей гистерезиса, прошитых шинами записи, считывания, режима и шинами управления выхода формирователи соответствуюших токов, устройство считывания и местное устройство управления (1).
Однако известное устройство имеет ограниченные фуикциоиальиые возможности.
Цель изобретения — расширение области применения устройства за счет реализации.суммирования вычитания единичных прирашеиий к содержимому любой ячейки памяти непосредственно в запоминающем устройстве.
Для этого в предлагаемое устройство введены разрядный коммутатор, блок вентилей и триггер запоминания переноса, выходы разрядного коммутатора соединены с вхоЛенинградский ордена Ленина электротехнический институт имени В. И. Ульянове (Ленина) 628535 ды которых поступает код адреса и управляющие сигналы, а выходы соединены с обмотками 3 выбррки, разрядные формирователи 8 токов режима с входными схемами совпадения 9, на их вход поступают сигналы с выходов разрядного коммутатора 10, а выходы формирователей 8 — с разрядными обмотками 4 режима, разрядные формирователи 11 токов записи, выходы последних соединены с разрядными обмотками 5 записи, а на вход поступают сигналы с выхода блока 12 вентилей, на вход которого поступает код записываемого числа с регистра 13 числа. Выходные обмотки.6 соединены с входами усилителей 14 воспроизведения, выходы триггера 15 запоминания переноса связаны с блоком управления запоминающего устройства (на чертеже не показано), входы установки «1» — с выходом элемента . ИЛИ 16 и с цепью 17 подачи единичных приращений, а вход установки «О» — с элементом 18, на его входы поступают управляющие сигналы.
Устройство работает в режиме счета следукццим образом.
Перед очередным добавлением единицы на кодовых шинах 19 адреса присутствует в потенциальной форме. код адреса ячейки памяти, к содержимому которой необходимо прибавить единицу. Единичное приращение поступает не вход триггера 15 и устанавливает триггер в состояние «1». Далее происходит считывание младшего разряда выбранной ячейки памяти на регистр 13 числа.
Считывание только младшего разряда обеспечивается срабатыванием только одного формирователя тока режима, иа вход этого формирователя поступает единичный сигнал разрядного коммутатора, . Если считанный бит равен нулю, то процесс добавления единицы заканчивается при первом же обращении. Инвертированным сигналом с выхода элемента ИЛИ 16, выделяющей ненулевые состояния регистра числа сбрасывается в «О» триггер 15 а в младший разряд ячейки памяти производится запись
«1». На- этом процесс добавления «1» заканчивается.
" Если считанный бит равен единице, -,о триггер 15 остается в состоянии «1». Тем самым запоминается перенос в следующий старший разряд. В данный разряд записывается «О» — результат сложения по модулю
2 значения считанного бита и единичного приращения. Далее разрядный коммутатор переводится в следующее состояние н производится обращение к очередному старшему разряду. Процесс повторяется до тех пор,, пока триггер.запоминания переноса не переключится в состояние «О» по нулевому сос10 тоянию всех триггеров регистра числа после очередного считывания или пока разрядный коммутатор не выдаст сигнал «Переполнение»
Устройство может быть использовано для вычитания единичных приращений без изменения операционной части. Необходимо только изменить последовательность работы устройства управления, а именно, триггер сбрасывается в «О» прн значении считанного. бита, равного единице, в элемент памяти записывается «О» и процесс вычитания закан20 чивается. Если значение считанного бита равно нулю, то триггер остается в состоянии
«1», в ячейку памяти записывается единица, и разрядный коммутатор переводится в следующее состояние;
Формула изобретения
Магнитное запоминающее устройство по э0 авт. св. ¹568971, отличающееся тем, что, с целью расширения области применения устройства, оно содержит разрядный коммутатор, блок вентилей и триггер запоминания переноса, выходы разрядного коммутатора соединены со входами разрядных формиро3> вателей токов режима, входы вентилей соединены с регистром числа, а выходы — с разрядными формирователями токов записи, входы установки «1» и «О» триггера запоминания переноса соединены соответственно
40 с выходами элемента ИЛИ и И, а выходы— с блоком управления запоминающего устройства.
Источники информации, принятые во внимание при экспертизе:
1. Авторское свидетельство СССР ю № 568971 кл. б 11 С lli08, 17.09.75.
628535
Составитель В. Гордонова
Техред О. Луговая Корректор В. Сердюк
Тираж 7!7 Поднисное
БНИИПИ Государственного комнтета Совета Миннстров СССР по делам нзобретен ий и откр ыт и и
l l 3035, Москва; Ж-35, Рзушскан наб., д. 4/5
Филиал ППП «Патент», г. Уж ород, ул. Проектная, 4