Устройство для индикации синхронизма

Иллюстрации

Показать все

Реферат

 

Союз Советекик

СОцмюлистичвских

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. саид-ву.% 542327 (22) Заявлено11.04.77 (2i } 2475408/18-09 юз,тр

1: 1

- - АЯ с вка щ ф

Кл. с присоединением заявки №вЂ”

3 В 1/00

04 Ь 7/08 (23) Приоритет— (43) Опубликовано15.10.78.Бюллетень № 38 (45) Д,ата опубликования описания 25.08.78

Гасудврстоеинмй комитет

Мата Министров CCCP ов долам нэобретеннй н.отирмтнй

Ê6 2 1.394.

662(088.8) В. С, Островский и В. Д. Козловская (72) Авторы изобретения (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ИНДИКАПИИ СИНХРОНИЗМА

Изобретение относится к радиотехника и автоматике и может использоваться для контроля функционирования систем фазовой автоподстройки частоты. о основному авт ° cse 89 54.2327 из вестно устройство для индикации сннхронизма, содержащее два основных элемента И, выходы которых через элемент ИЛИ соединены с индикатором, а также инвертор, подключенный к одному из входов устройства, а входы его подключены через элемент "исключающее ИЛИ" к узлу разделения импульсов на четную и нечет.ную группы, один из выходов которого, соединен с входами первого и третьего дополнительных элементов И, а другойс входами второго и четвертого дополнительных элементов И, причем выход ин» вертора соединен с входами первого и второго, а его вход - с входами третье щ

ro и четвертого дополнительных элементов И, выходы первого и второго дополнительных элементов И соединены с входами второго триггера, при этом одна пара одноименных выходов триггеров соедине- 2S на C входами одного основного элемента

И, а другая пара одноименных выходов триггеров соединена с входами другого основного элемента И 1 .

Однако это устройство характеризуетса недостаточной точностью индикации.

Целью изобретения-является повыше ние точности индикации.

Для эты о в предлагаемое устройство . для индккаакк синхронизма введены последовательно соединенные делитель час тоти, формирователь коротких импульсов и блок памяти, при этом блок памяа и включен между выходом элемента ИЛИ и входом индикатора, а к входу делителя частоты подключен выход элемента„исключаюц ее ИЛИ.

На чертеже приведена . структурная электрическая схема предложенного устройства. Устройство для индикации синхроннзма содержит два основных элемента И 1 и 2, элемент ИЛИ 3, индикатор 4, инвертор5, r ф( элемент исключающее ИЛИ 6, узел разделения импульсов 7 на четную и нечет628599

Составитель lI. Каграманова

Редактор Т„Янова Техред 3, Фанта, . Корректор pl. Тупица

Заказ 5810/46, Тираж 1086 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж 35, Раушская наб„д. 4/5 филиал ППП Патент, r. Ужгород, ул. Проектная, 4 ную группу, соответственно первый итретий дополнительные элементы И 8 и 9/ второй и четвертый дополнительные элементы И 10 и 11, первый триггер 12,, второй триггер 13, делитель частоты 14, формирователь 15 коротких импульсов, блок памяти 16, первое и второе запоминающие устройства 17 и 18 и выходы

1 9-2 1.

Устройство работает следующим образом, 16

При срыве синхронизации на выходе

19 элемента ИЛИ 3 формируется импульс» ный сигнал произвольной длительности и скваженности. Поступая на вход блока памяти 16, эти импульсы устанавливают первое запоминающее устройство 17 s нулевое состояние.

С приходом тактового импульса с выхода 20 формирователя 15 восстанавлива-. ются первое запоминающее устройство 17 20 в единичное состояние и второе запомина ющее устройство 18 в состояние, в.кото ром находится первое эаноминающее уст ройство 17 до прихода тактового импуль са. Период тактовых импульсов задается при помощи делителя частоты 14 и является временем анализа сигнала на выхо. де 19, при этом с каждым тактовым. импульсом информация из первого запоминающего устройства 1 7 перезаписывается во второе запоминающее устройство 18, Таким образом, происходит преобразование импульсного сигнала в потенциальный.

Предложенное устройство позволяет нормализовать сигналы, поступающие на вход индикатора 4, и тем самым повысить точность индикации при срыве синхронизации в контролируемой системе фаэовой автоподстройки частоты.

Формула изобретения

Устройство для индикации синхронизма по авт. св. % 542327, о т л и ч а ющ е е сятем,,что, с целью повышения точности индикации, в него введены последовательно соединенные, делитель частоты, формирователь коротких импульсов и блок памяти, при этом блок памяти включен межцу выходом элемента ИЛИ и входом индикатора, а к входу делителя частоты подключен выход элемента "исключающее ИЛИ . . Источники информации, принятые во внимание при экспертизе:

1. А вторское свидетельство СССР

% 542327, кл. Н 03 В 1/00, 1971.