Селектор импульсов по длительности
Иллюстрации
Показать всеРеферат
01,630740
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик »
1 и (61) Дополнительное к авт. свид-ву (22) Заявлено 01.06.77 (21) 2491250/18-21 с присоединением заявки № (23) Приоритет (43) Опубликовано 30.10.78. Бюллетень № 40 (45) Дата опубликования описания 29.09.78 (51) М. Кл.
Н ОЗК 5/18
Государственный комитет
СССР по делам изобретений и открытий (53) УДК 621.373.1& (088.8) (72) Автор изобретения
В. Г. Вронов (71) Заявитель (54) СЕЛЕКТОР ИМПУЛЬСОВ ПО ДЛИТЕЛЬНОСТИ
Изобретение относится к импульсной технике.
Известен селектор импульсов по длительности, содержащий пороговый формирователь импульсов, интегратор-компаратор, амплитудно-импульсный модулятор и детектор импульсов (11.
Данный селектор не обеспечивает достаточной точности селектирования.
Наиболее близким по технической сущности к изобретению является селектор импульсов по длительности, содержащий два логических элемента И, первый вход одного из которых соединен с входной шиной и входом инвертора, а первый вход второго логического элемента И соединен с выходом инвертора и первым входом третьего логического элемента И, выход которого подключен к первому входу триггерного элемента задержки, второй вход которого соединен с первой шиной тактового сигнала и первым входом формирователя импульсов, второй вход которого соединен с третьим входом триггерного элемента задержки и подключен к второй шине тактового сигнала, а третий вход формирователя импульсов соединен с выходом триггерного элемента задержки, причем выход формирователя импульсов соединен с вторымп входами двух первых указанных логических элементов И (21.
Недостатком данного селектора является недостаточный диапазон селектируемых импульсов.
Целью изобретения является расширение диапазона длительности селектируемых импульсов.
Поставленная цель достигается тем, что
10 в селектор импульсов по длительности, содержащий два логических элемента И, первьш вход одного из которых соединен с входной шиной и входом инвертора, а первый вход второго логического элемента И
15 соединен с выходом инвертора и первым входом третьего логического элемента И, выход которого подключен к первому входу триггер ного элемента задержки, второй вход которого соединен с первой шиной
20 тактового сигнала и первым входом формирователя импульсов, второй вход которого соединен с третьим входом триггерного элемента задержки и подключен к второй шине тактового сигнала, а третий вход фор25 мирователя импульсов соединен с выходом триггерного элемента задержки, причем выход формирователя импульсов соединен с вторыми входами двух первых указанных логически.: элементов И, введен дополни30 тельный логический элемент И, первый вход которого соединен с выходом третьего логического элемента И, второй вход дополнительного логического элемента И сое. динен с дополнительным входом формирователя импульсов, а выход дополнительного логического элемента И соединен с вторым входом третьего логического элемента И.
На чертеже приведена структурная электрическая схема описываемого селектора.
Селектор содержит инвертор 1, логические элементы И 2 — 5, триггерный элемент
6 задержки, выполненный из двух триггеров на логических элементах И 7 — 10, формирователь 11 импульсов, выполненный на логических элементах И 12 — 16 и логическом элементе НЕ 17.
Селектируемый сигнал подан на входную шину 18, на шины 19 и 20 поданы тактовые импульсные последовательности с временным сдвигом между ними.
Принцип работы селектора заключается в следующем.
В исходном состоянии на входной шине
18 присутствует сигнал логического нуля.
С приходом на входную шину 18 логической единицы этот сигнал поступает на вход элемента 6 задержки с выхода логического элемента И 4 и запоминается, так как на выходе логического элемента И 5 появляется сигнал логического нуля, который блокирует пропадание сигнала логической единицы на выходе логического элемента И 4 независимо от временного положения тактовых импульсов. С появлением очередных нулевых тактовых импульсов происходит срабатывание триггеров элемента 6 задержки. С выхода последнего сигнал поступает на вход формирователя 11 импульсов, который формирует импульснын сигнал, поступающий на вторые входы логических элементов И 2 и 3. По окончании процесса формирования импульса на второй вход логического элемента 5 поступает сигнал логического нуля, а на его выходе появляется сигнал логической единицы и на выходе логического элемента И 4 появляется сигнал, определяемый сигналом, присутствующим в данный момент на входной шине 18 селектора импульсов. При наличии на двух входах логического элемента И 4 логических сигналов схема селектора импульсов возвращается в исходное состоя5
50 ние. Импульсный сигнал, поступающий выхода формирователя 11 импульсов на вторые входы логических элементов И 2 и
3, снимается с выхода того из них, на пер. вом входе которого в данный момент присутствует сигнал логической единицы. Во избежание сбоев в работе селектора параметры элемента 6 задержки и частота тактового импульса выбираются таким образом, чтобы импульсный сигнал, поступающий на вторые входы логических элементов И 2 и 3, всегда присутствовал позже
«короткого» входного импульса и до окончания «длинного».
Формула изобретения
Селектор импульсов по длительности, содержащий два логических элемента И, первый вход одного из которых соединен с входной шиной и входом инвертора, а первый вход второго логического элемента И соединен с выходом инвертора и первым входом третьего логического элемента И, выход которого подключен к первому входу триггерного элемента задержки, второй вход которого соединен с первой шиной тактового сигнала и первым входом формирователя импульсов, второй вход которого соединен с третьим входом триггерного элемента задержки и подключен к второй шине тактового сигнала, а третий вход формирователя импульсов соединен с выходом триггерного элемента задержки, причем выход формирователя импульсов соединен с вторыми входами двух первых указанных логических элементов И, о т л и ч а ю щ и йс я тем, что, с целью расширения диапазона длительности селектируемых импульсов, в него введен дополнительный логический элемент И, первый вход которого соединен с выходом третьего логического элемента
И, второй вход дополнительного логического элемента И соединен с дополнительным входом формирователя импульсов, а выход дополнительного логического элемента И соединен с вторым входом третьего логического элемента И.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР № 244392, кл. Н ОЗК 5/18, 04.12.67.
2. Авторское свидетельство СССР № 481128, кл. Н ОЗК 5/18, 09.03.74, Редактор Н. Суханова
Составитель А. Артюх
Техред 3. Тараненко
Корректоры: Л. Брахнина и Н. Федорова
Заказ 1905/10 Изд. № 699 Тираж 1045 Подписное
НПО Государственного комитета СССР по делам изобретений и открытий
113035, Москва, 5К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2