Запоминающее устройство
Иллюстрации
Показать всеРеферат
631990
Союз Советских
Социалисгичесеа
Республик
ФОАЛ ЭКСПЕРТОВ (6l) Дополнительное к авт. свиа-ву
2 (51} М. Кл
Сг 11 С 17/00
Q ll С 11/08 (22) Заявлено l 1.03. 77 (23) 2461982/18-24 с присоединением заяаки ¹ (23) Приоритет
Гкударегааеый ««м«гег
С«вага М««««тров СССР в делам «зеброен«й а юг«рыл«« (43) Опубликоэано05.11.78.Бюллетень № 41 (53) УДК 681.327. .66 (088.8) (45) Дата опубликования описания 05,11.78 (72) Авторы изобретения И. В. Бурковский, Т. К, Цогоев н В. Г. Стешков (7l) Заявитель (54) ЗАПОМИНАЮШЕЕ УСТРОЙСТВО СИСТЕМЫ 2Д
С НЕРАЗРУШАЮШИМ СЧИТЫВАНИЕМ ИНФОРМАЦИИ
НА МНОРООТВЕРСТНЫХ ФЕРРИТОВЫХ ЭЛЕМЕНТАХ
Изобретение относится к области циф, ровой вычислительной техники н может быть использовано в запоминающих устройствах (ЗУ) системы 2Q с нераэрушающнм считыванием информапни на многоотверстных феррнтовых элементах. 5
Известно ЗУ системы 2Д с нераэруюнююим считыванием нифсрмвиин (1) содержащее регистр числа, генератор импульсов, первый выход которого через первый элемент И и блок формирователей 10 адресных токов соединен со входом накопителя, блок формирователей разрядных токов, выход которого соединен с соответствующими входами накопителя, блок управления, выход которого соединен со входом дешифратора, выход - второго элемента
И соединен со входом блока управления, а вход — с выходом генератора импульсов.
Наиболее близким техническим ре- 20 шением к изобретению является ЗУ (2$, которое содержит регистр числа, генератор импульсов, первый выход которого подключен к первому входу первого эле-
2 мента И, а второй выход - к первому входу второго элемента И, блок управления, первый выход которого подключен ко второму входу первого элемента И, а второй выход — ко второму входу второго элемента И, выход первого элемента
И через блок формирователей адресных токов подключен к первому входу: На копнтеля, блок формирователей разрядных токов, выход которого подключен ко вторс му входу накопителя, и дешифратор.
Недостатком такого ЗУ является частичное разрушение информации прн записи ее по избранному адресу, т.е. уменьшение амплитуды выходного сигнала в запоминающих лементах невыбранн ых адресов за счет воздействия на ннх разрядного тока прн условии, что запись информации в ннх производилась током противоположного направления. Величина разрушения зависит от типа запоминающего элемента и прн использовании, например, многоотверстной числовой пластины может достигать 30% амплитуды вь ходного сигнала накопителя.
631990
Цель изобретения — повышение надежности устройства путем компенсации чаотичных разрушений информации.
Пля достижения этой цели в устройство введен счетчик, вход которого соеди- 3 нен с выходом второго элемента И, первый выход - со вхоцом блока управления, второй выход — с первым входом дешифратора, второй вход которого соединен с выходом регистра числа, а третий 19 вход . c òðåòüèì выходом блока управления, причем выхоц дешифратора поцключен ко входу блока формирователей разрядных токов, Функциональная схема предлагаемого устройства представлена на чертеже.
Устройство содержит генератор импульсов 1, первый элемент И 2, блок 3 формирователей адресных токов, накопитель 4, второй элемент И 5, счетчик 6, © блок управления 7, дешифратор 8, блок
9 формирователей разряцных токов, регистр числа 1О.
Первый выход генератора импульсов
1 через последовательно включенные первый элемент И 2 и блок 3 формирователей адресных токов подключен к первому входу накопителя 4. Второй выход генератора 1 через последовательно включенные второй элемент И 5, счетчик 6, блок управления 7, дешифратор 8 и блок
9 формирователей разряцных токов соецинен со вторым входом накопителя
4 . Второй выход блока управления 7 связан с первым элементом И 2, а третий выход - с вторым элементом И 5, Второй выход счетчика 6 подключен ко второму, а регистр числа 10 — к третьему входам дешифратора 8, В режиме записи информации блок управления 7 вырабатывает сигналы на первый 2 и второй 5 алементы И. В результате этого начинает работать блок 3 формирователей адресных токов и по выбранной адресной обмотке нако-
49 пителя 4 протекает адресный ток. Кроме того, с выхода второго элемента И 5 на счетчик, который в исходном состоянии обнулен, поступают счетные сигналы. Блок управления 7 вырабатывает сигнал опроса дешифратора 8, запускающий блок 9 формирователей разрядных токов.
Направлением разрядных токов управляет дешифратор 8, С атой целью дешифратор дешифрирует состояние счетчика 6 и соответствующего разряда регистра числа 10. При этом направления токов в разрядных обмотках накопителя 4 соответствуют записываемой информации, Совместное воздействие на запоминающие элементы выбранных ацресов адресных и координатных токов приводит их в опрецеленные магнитные состояния, т,е. обеспечивает запись информации, Кроме того, запоминающие элементы невыбранных адресов подвергаются воздействию разрядных токов, что приводит к частичному разрушению информации в тех элементах, в которые запись информации производилась током обратного направления. Эти процессы кончаются при достижении счетчиком некоторого заданного состояния, после чего блок управления 7 вырабатываtr на первый элемент И 2 сигнал запрета и блок 3 прекращает свою работу, Начинается процесс компенсации частичных разрушений информации в запоминающих элементах невыбранных адресов, Счетчик продолжает работать, но начиная с указанного момента все его последующие состояния обеспечивают противоположное направление разрядных токов. Процесс компенсации прекращается при полном заполнении счетчика 6. Блок управления 7 заканчивает опрос блока дешифраторов 8, прекращая цействие разрядных токов, и запрещает поцачу со второго элемента
И 5 сигналов на счетчик 6, Применение предлагаемого устройства позволяет за счет компенсации частичных разрушений информации примерно на
26% повысить нижний уровень выходных сигналов с накопителя, В результате возрастает надежность устройства, снижаются требования к запоминающим элементам, к характеристикам усилителей считывания, Формула и зобр ет ения
Запоминающее устройство системы
2Q с неразрушающим считыванием информации HB многоотверстных ферритовых алементах, содержащее регистр числа, генератор импульсов, первый выход которого подключен к первому входу первого алемента И, а второй выхоц — к первому входу второго элемента И, блок управления, первый выход которого подключен ко второму входу первого элемента И, а второй выход — ко второму входу второго элемента И, выход первого элемента
Й через блок формирователей адресных токов подключен к первому входу накопителя, блок формирователей разрядных токов, выход которого подключен ко второму входу накопителя, и дешифратор, 631990
Составитель Б. Бакар
Редактор Т. Орловская Техред С. Мигай Кс ектор ll. Мельниченко рр
3 6359/52 Тираж 675 аказ Подписное ос д э нист ов СССР
ЦНИИПИ Государственного комитета Совета Министров по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д, 4/5
Филиал ППП "Патент, r, Ужгород, ул. Проектная, б т л и ч а ю щ е е с я тем, что, с целью
noBbnneHHst надежности устройства путем компенсации частичных разрушений информации, оно содержит счетчик, вход которого соединен с выходом второго элемен- Ф та И, первый выход - со входом блока управления, второй выход — с первым входом дешиФратора, второй вход которого соединен с выходом регистра числа, а третий вход — с третьим выходом блока ":6 управления, выход лешифратора пг дключРн Ко вхояу блока формировятРчГ и рл ърядных токов, Источники информации, принятые во внимание при экспертизе;
1. Патент США М 3435426, кл. 340-174, 1969.
2. Генкин В, Л, Запоминанхдие устройства. Тонкие магнитные пленки. М„
"Наука, 1 968.