Устройство декодирования каскадного кода
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОЬРЕТЕ Н Ия
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
««633156
Ссра Советских
Социалистических
Республик -«М»
1 " . !,.
1:, "-- 1
i (51j М. Кя.
Н 04 4 17/ЭО
H 04 L 1/08 (61} Дополнительное к авт. свид-sy (22) Заявлено 12.11.76 (23) 2421465/18-09 с присоединением заявки № (23} Приоритет
Гащэретввннай кемвтвт бвавтв Ваювтрвв CcN вв двввм юаериввх» ю етхрней (43} Опубликовано 15.11.78.Бюллетень ; 2 (53} УДК 621 394 . 4 (088.6 )
1 (451 Дата опубликования описанию акИ.
Я. Д. Хацкелевич н B. М. Готлиб (72) Авторы изобретеиая (73} Заявитель (54} УСТРОЙСТВО ДЕКОДИРОВАНИЯ КАСКАДНОГО КОДА
Изобретение относится к технике передачи информации по каналам связи и может использоваться и каналах, где важно обеспечивать высокую достоверность и энергетическую эффективность перслачи информации.
Известно устройство декодирования каскадного кода, содержашее декодер внешнего кода, входы которого соединены с выходами первого и второго блоков изменения порядка следования символов, а также декодер сверточного кода, выход которого подключен к счетчику (I).
Однако данное устройство имеет невысокую помехоустойчивость.
Цель изобретения — повышение помехоустойчивости декодирования.
Для этого в предлагаемое устройство декодирования каскадного кода введены первый блок задержки и последовательно соединенные пороговый блок, второй блок задержки н элемент ИЛИ, выход которого подключен к входу второго блока изменения порядка следования символов, прн этом выход счетчика подключен к входу порогового блока, а другой выход декодера сверточного
2 кода через первый блок задержки подключен к входу первого блока изменения порядка следования символов.
На чертеже нзобра жена структурная электрическая схема предложенного устройства.
Устройство декодирования каскадного ко да содержит декодер 1 внешнего кода, входы которого соединены с выходами первого и второго блоков изменения 2 и 3 порядка следования символов, декодер 4 сверто4ного кода, его выход подключен к счетчику 5, а также первый блок задержки 6 и последовательно соединенные пороговый блок 7, второй блок задержки 8 и элемент ИЛИ 9, выход которого подключен к входу второго блока изменения 3 порядка следования символов, при этом выход счетчика 5 подключен к входу порогового блока 7, а другой выход декодера 4 сверточного кода через первый блок задержки 6 подключен к входу первого блока изменения 2 порядка следования символов.
Устройство работает следуюшнм образом, Пороговый блок 7 устанавливает нужный порог для сигнала с выхода счетчика 5, под633l56
Формула изобретения
Составитель Т.Маркина
Редактор T. Янова Техред О. Луговая Корректор Е. Днчинская
Заказ б572/47 Тираж 753 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делан изобретений и открнтий
l! 3035, Москва, Ж -35, Раушская наб., д. 4/5
Филиал ППП «Патент, г. Ужгород, ул. Проектная, 4 считывающего нормированное отношение числа единиц и нулей, по его иревышению вырабатывается метка ненадежности для принятого решения мажоритарным блоком, входящим в состав декодера 4.
Эта метка попадает на один иэ входов элемента ИДИ 9, а также на блок задержки 8, с отводов которого задержанная метка поступает на другие входы элемента ИЛИ 9, в результате чего на выходе последнего метка ненадежности присутствует s течение всего периода ее нахождения в блоке задерж.ки 8,и все символы, принятые за это время, помечаются этой меткой ненадежности.
Блок задержки 6, стоящий иа выходе декодера 4, который декодирует код Витерби, устанавливает нужное опере>ке!!не или отставание меток ненадежности относительно информационного потока, Использование новых элементов — порогового блока 7, блоков задержки 6, 8 и элемента ИЛИ 9 позволяют более полно использовать корректируюшую способность каскадного кода, повысить помехоустойчивость и энергетическую эффективность канала передачи информации.
Расчеты н моделирование такого устройства показывают, что выигрыш по энергетике за счет применения данно. 3 устройства по сравнению с прототипом составляет порядка
0,8 — 1,0 дБ, Устройство декодирования каскадного ко да, содержащее декодер внешнего кода, входы которого соединены с выходами первого о и второго блоков изменения порядка следования символов, а также декодер сверточного кода, выход которого подключен к счетчику, отличающееся тем, что, с целью повыш ения помехоустойчивости декодирования, в него введены первый блок задержки и последовательно соединенные пороговый блок, вто рой блок задержки и элемент ИЛИ, выход которого подключен ко входу второго блока изменения порядка следования символов, при этом выход счетчика подключен к входу порогового блока, а другой выход декодера сверточного кода через первый блок задержки подключен ко входу первого блока изменения порядка следования символов.
Источники информации, принятые во внимание при экспертизе: д5 i. Заявка Жэ 1979684/18 — 24, по которой принято положительное решение о выдаче авторского свидетельства, кл. G 06 F 500, ! 973.