Запоминающее устройство микрокоманд

Иллюстрации

Показать все

Реферат

 

ОЛ ИСАН И Е

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (1 ц 6355 I2

Сове Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву 490179 (22) Заявлено 09.11.76 (21) 2418840/18-24 с присоединением заявки № (23) Приоритет (43) Опубликовано 30.11.78. Бюллетень № 44 (45) Дата опубликования описания 30.11.78 (51) М Кл2

G 11С 11/00

Государствеииый комитет

СССР по делам иэобретеиий и открытий (53) УДК 682.327.66 (088.8) (72) Автор изобретения

И. М. Соколов (71) Заявитель (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО МИКРОКОМАНД

Изобретение относится к вычислительной технике и предназначено для использования в микропрограммных устройствах управления.

Наиболее близким к изобретению техническим решением является запоминающее устройство микрокоманд (1), содержащее накопитель микрокоманд, дешифратор фаз операций, коммутаторы, формирователь адреса, первые адресные выходы которого соединены с адресным входом накопителя микрокоманд. Первые выходы накопителя микрокоманд соединены с первыми входами коммутаторов, второй и третий выходы накопителя м икр оком анд — соответственно с первым и вторым входами формирователя адреса, а выходы дешифратора фаз операций — с вторыми входами коммутаторов.

Выходы коммутаторов служат выходами устройства.

Однако в данном устройстве не исключена возможность формирования запрещенных управляющих сигналов и нет контроля правильности выводимой информации, что снижает надежность его работы.

Цель изобретения — повышение надежности устройства.

Поставленная цель достигается тем, что устройство дополнительно содержит счетчик фаз операций и накопитель защиты фазы операции, первые адресные входы которого подсоединены к вторым выходам формирователя адреса, вторые адресные входы — к

5 вторым адресным входам накопителя микрокоманд и к выходам дешифратора фаз операций, входы которого подключены к выходам счетчика фаз операций. Информационные выходы накопителя защиты фазы

10 операции соединены с третьими входами соответствующих коммутаторов, вход счетчика фаз операций является управляющим входом устройства.

На чертеже представлена блок-схема уст15 ройства.

Оно содержит накопитель 1 микрокоманд, коммутаторы 2, дешифратор 3 фаз операций, формирователь 4 адреса, счетчик 5 фаз операций, накопитель 6 защиты фазы опе20 рации.

Устройство работает следующим образом.

В накопителе 1 микрокоманд и накопителе 6 защиты фазы операции в соответствии

25 с адресом, поступающим на их входы из формирователя 4 адреса и из счетчика 5 фаз операций через дешифратор 3 фаз операций, формируются сигналы управления, контроля, коммутации и переходов.

635512

Сигналы управления подаются из соответствующих зон накопителя 1 микрокоманд и накопителя 6 защиты фазы операции на входы коммутаторов 2 и далее в цепи внешнего управления. Сигналы коммутации фаз операции, поступающие с выхода дешифратора 3, обеспечивают выборку сигналов только для выполняемой фазы операции из накопителя микрокоманд и накопителя защиты фазы операции и подключение только 1р коммутаторов, соответствующих выполняемой операции. Длина выходного слова запоминающего устройства микрокоманд определяется суммой выходов всех и коммутаторов. 15

Введение в запоминающее устройство микрокоманд накопителя защиты фазы операции, счетчика фаз операций, дешифратора фаз операций позволяет повысить надежность его работы в системе ЦВМ за счет исключения возможности формирования запоминающим устройством микрокоманд запрещенных сигналов управления.

Формула изобретения

Запоминающее устройство микрокоманд по авт. св. Мо 490179, отличающееся тем, что, с целью повышения надежности, оно дополнительно содержит счетчик фаз операций и накопитель защиты фазы операции, первые адресные входы которого подключены к вторым выходам формирователя адреса, вторые адресные входы соединены с вторыми адресными входами накопителя микрокоманд и с выходами дешифратора фаз операций, входы которого подключены к выходам счетчика фаз операций, информационные выходы накопителя защиты фазы операции соединены с третьими входами соответствующих коммутаторов, вход счетчика фаз операций является управляющим входом устройства.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Мо 490179, кл. G 11С 11/00, 1975.