Ждущий блокинг-генератор
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДВТЮЛЬСТВУ ш 636777
Союз Советскнх
Соцналнстнческнх
Реслублнк (61) Дополнительное к авт. свил-ву (22) Заявлено13.06.77 {21) 2495673/18-21 с присоединением заявки № (23) Приоритет (43) Опубликовано 05. 12.78Бюллетень ¹45 (45) Дата опубликования описания 06. f2.78 (51) М. Кл
H 03 К 3/30
Государственный комитет
Совета Министров СССР но делам нзооретений и открытий (53) УДК 621.373.. 52 (088. 8) (72) Автор изобретения
Е. Ф. Новиков (7!) Заявитель (54) ЖДУЩИЙ БЛОКИНГ-ГЕНЕРАТОР
Изобретение относится к импульсной технике, может быть использовано в устройствах автоматики и вычислительной техники.
Известен блокинг-генератор, содержащий транзистор, импульсный трансформатор, дополнительный транзистор и тиристор.
Коллекторная цепь основного транзистора подключается к источнику питания через тиристор, управляющий электрод которого соединен с коллектором дополнительного транзистора.
Недостаток этого блокинг-генератора заключается в больших потерях в тиристоре.
Наиболее близким к данному изобретению техническим решением является ждущий блокинг-генератор, содержащий основной и допол нительный транзисторы, двухобмоточн ы и им пульс ныи трансформ атор и нагрузку, причем нагрузка включается между полюсом источника питания и коллектором основного транзистора, первичная обмотка импульсного трансформатора включена между общей шиной устройства и эмиттером основного транзистора, между базой и эмиттером которого прщоединена вторичная обмотка импульсного трансформатора, эмигтер дополнитсльш1го тр;)и шстора сосди нен с общей шиной, а его коллектор через резистор — с базой основного транзистора.
Однако этот блокинг-генератор потребляет много энергии в ждущем режиме.
Цель изобретения — уменьшение потребления энергии в ждущем режиме.
Для этого в ждущий блокинг-генератор, содержащий основной и дополнительный транзисторы, двухобмоточный импульсный
to трансформатор и нагрузку, причем нагрузка включается между полюсом источника питания и коллектором основного транзистора, первичная обмотка импульсного трансформатора включена между общей шиной устройства и эмиттером основного транзис15 тора, между базой и эмиттером которого присоединена вторичная обмотка импульсного трансформатора, эмиттер дополнительного транзистора соединен с общей шиной, а его коллектор — с базой основного транщ зистора, введен резисторный делитель напряжения, вход которого подключен к коллектору основного транзистора, а выход -- к эмиттерно-базовому переходу дополнительного.
631) 777
Форщла изобретения
IjIIE4lIllH Заи«н
Филиал Г1(1Г1 «(1ат< ит», < У и«<рил, i»< 11р и игиаи, 1
На чертеже приведена принципиальная электрическая схема ждущего блокинг-генератора.
Ждущий блокинг-генератор содержит основной 1 и дополнительный 2 транзисторы, 5 двухобмоточный импульсный трансформатор 3 и нагрузку 4, которая включается между полюсом 5 источника питания и коллектором транзистора 1. Первичная обмотка б трансформатора включена между общей шиной устройства и эмиттером транзистора 1, между базой и эмиттером которого включена вторйчная обмотка 7. Эмиттер транзистора 2 соединен с общей шиной, а его коллектор через резистор 8 — - с базой транзистора 1. l5
В блокипг-генератор введен делитель напряжения на резисторах 9, 10, вход которого (вывод резистора 9) подключен и коллектору транзис1ора 1, а выход — к эмнттерно-базовому переходу транзистора 2 {точка соединения резисторов 9, !0 -- к базе
2О транзистора 2, а второй вывод резистора
10 -- к общей шине устройства).
Работает блокинг-генератор следующим образом.
В исходном состоянии транзистор 1 за- д .крыт, так как напряжение между его эмьттером и базой равно нулю. Транзистор 2 открыт напряжением, поступающим на его базу с коллектора транзистора 1 через делитель напряжения. Шунтирование транзистора 1 открытым транзистором 2 повышает помехоустойчивость блокинг-генератора.
Запуска1ощий импульс положительной полярности, подаваемый на клемму 11, открынаст транзистор !. 1!анряжение на его коллекторе падает, ио приводит к запиранию транзистора 2. В результате блокинг-процесса транзистор насьнцается и остается в пасы Гцен ном состоя и ни после прекра1цен ия запускающего импульса. (1осле насыщения сердечника трансформатора транзистор 1 закрывается. Ток намапшчивания трансформатора замыкается через резистор 8 и трлнзнстор 2. После прекращения тока намагничивания. схема возвращается в исходно< состояние.
Ждущий блокинг-генератор, содержащий основной и дополнительный. транзисторы, двухобмоточный импульсный трансформатор и нагрузку, причем нагрузка включается между полюсом источника питания и коллектором основного транзистора, первичная обмотка трансформатора включена между общей шиной устройства и эмиттером основного транзистора, между базой и эмиттером которого присоединена вторичная обмотка трансформатора, эмиттер дополнительного транзистора соединен с общей шиной, а его коллектор через резистор — с базой основного транзистора, отличающийся тем, что, с целью уменьшения потребления энергии в >".äóùåM режиме, в него введен резисторный делитель напряжения, вход которого подключен к коллектору основного транзистора, а выход — к эмиттерно-базовому переходу дополнительного.