Струйный временной дискриминатор
Иллюстрации
Показать всеРеферат
637803 соединены с выходами соответствующих импульсаторов, выход первого триггера подключен к первому входу второго переключателя, второй вход которого соединен через соответствующий усилитель с вторым выходом фазового детектора, а выход второго триггера подключен к первому входу первого переключателя, второй вход которого через соответствующий усилитель соединен с первым выходом фазового детектора, причем выходы переключателей являются 10 выходами дискриминатора.
На Фиг.1 показан схема струйного временного дискриминатора)на Фиг.2 циклограмма его работы на различных режимах, где I — циклограмма работы 15 дискриминатора при частоте датчикат больше частоты эталона тэ(f т );
11 - при f.g < f," Р,! - при 1д 1з, но
Фаза импульсов датчика опережает фазу импульсов эталона; 1У - при 3 но фаза импульсов датчика отст ает от Фазы импульсов эталона.
Струйный временной дискриминатор содержит фазовый детектор 1, первый 2 и второй 3 выходы которого подключены к входам 4, 5 интеграторов 6 и 7.
Выходы 8 и 9 интеграторов 6 и 7 под- ключены к блоку 10 коммутации детектора 1, выполненного в виде первого 11 и второго 12 переключателей, вторые входы 13 и 14 которых связаны через усилители 15 и 16 с первым 2 и вторым
3 выходами фазового детектора 1.
Первые входы 17 и 18 переключателей 12 и 11 соответственно соединены с выходами 19, 20 второго 21 и перво- 35 го 22 триггеров, первые входы 23 и 24 которых подключены к выходу 25 порогового элемента 26, а вход 27 через элемент ИЛИ 28 - к выходам 8 и 9 интеграторов 6 и 7; последние подклю- 40 чены через второй 29 и первый ЗО импульсаторы к вторым входам 31 и 32 триггеров 22 и 21. Входы 33, 34 и
35,36 переключателей 11,12 являются выходами дискриминатора. 45
Струйный дискриминатор работает в следующих четырех режимах.
Режим работы, дискриминатора при (см. Фиг.2> циклограмма I).
В йсходном состоянии в момент 1 @ длительность импульсов на первом 2 и втором 3 выходах Фазового детектора 1 и сигналы на выходах 8 и 9 интеграторов 6 и 7 минимальны, следовательно, уровень сигнала на входе 27 меньше порога срабатывания элемента 26, и сигнал с выхода 25 проходит на первые входы 23 и 24 триггеров 21 и 22, причем сигналы на первых входах 17, 18 переключателей 12 и 11 и выходах 19, 20 триггеров 21 и 22 отсутствуют.
В последующие моменты времени на первом 2 и втором 3 выходах Фазового детектора 1 поочередно появляются периодически сгруппированные импульсы, причем вначале появляется группа им- 65 пульсов нарастающей длительности на первом выходе 2, а затем — группа имульсов убывающей длительности на втором выходе 3. Импульсы с первого выхода 2 через усилитель 16 проходят во второй вход 14 первого переключателя
11 и, следовательно, на выход 34 дискриминатора. Такие же импульсы интегратора 7 преобразуются в нарастающий сигнал пилообразной формы с крутым задним фронтом, который; проходя через первый импульсатор 30, формирует на втором входе 31 первого триггера 22 импульс, переключающий его струю питания на выход 20.
Поэтому, когда импульсы на первом выходе 2 фазового детектора 1 исчезают,а на втором 3 — появляются, они через усилитель 15 проходят на второй вход 13 второго переключателя 12, выходной сигнал под воздействием импульса на выходе 20 первого триггера
22,пришедшего на первый вход 17 вто- рого переключателя 12,появляется на выходе 33 дискриминатора, а на выходе 34 сигнал исчезает.
Следовательно, при 4g> 1 дискриминатор выдает сигналы нЛ выходах
ЗЭ и 34.
Каждый следующий цикл начинается с исходного состояния 1 .
Режим работы дискриминатора при с 1з (см. Фиг.2, циклограмма П) .
Исходное состояние дискриминатора (момент (. ) аналогично состоянию дискриминатора в первом режиме работы.
В последующие моменты времени на первом 2 и втором 3 выходах Фазового детектора 1 поочередно появляются периодически сгруппированные импульсы, причем вначале появляется группа импульсов нарастающей длительности на втором выходе Ç,а затем — группа импульсов убывающей длительности на первом выходе 2. Импульсы со второго выхода 3 через усилитель 15 проходят на второй вход 13 второго переключателя
12, и,следовательно, на выход 36 дискриминатора. Эти же импульсы интегратора 6 преобразуются в нарастающий сигнал пилообразной формы с крутым задним фронтом, который, проходя через второй импульсатор 29 формирует на втором входе 32 второго триггера
21 импульс, переключающий струю питания на выход 19.
Поэтому, когда импульсы на втором
:выходе 3 исчезают, а на первом выходе
2 появляются, они через усилитель 16 проходят во второй вход 14 переключателя 1,; выходной сигнал под воздействием импульса на выходе 19 второго триггера 21, пришедшего на первый вход
18 переключателя 11, появляется на выходе 35 дискриминатора, а на выходе
36 сигнал исчезает.
Затем процесс работы повторяется.
637803
Составитель B. Фролов
Редактор Н. Каменская Техред 3.Фанта Корректор Д.Мельниченко
Заказ 7107/39 Тираж 784 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д.4/5
Филиал ППП Патент, г.ужгород, ул. Проектная, 4