Устройство для отображения информации
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
1i i) 640340
Союз Советских
Социалистических
Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 06.12.76 (21) 2426297/18-24 с присоединением заявки № (51) М. Кл.2
G 06К 15/20 (43) Опубликовано 30.12.78. Бюллетень ¹ 48 (53) УДК 68!.327.11 (088.8) ло делам изобретеиий и открытий (45) Дата опубликования описания 30,12.78 (72) Авторы изобретения
В. С. Говоров и В. А. Савельев (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ
Государственный комитет (23) Приоритет
Изобретение относится к области автоматики и вычислительной техники для преобразования данных из машинного кода в символы, отображаемые на матричном экране. 5
Известное устройство для отображения символов на матричном экране, содержащее блок буферной памяти и матричный экран, соединенные между собой через элементы коммутации (1). 10
Наиболее близким техническим решением к изобретению является устройство, содержащее матричный экран, блок памяти, соединенный с блоком управления (2).
Недостатки известных устройств заклю- 15 чаются в большом объеме блока памяти, что обусловливает недопустимо малое время обращения к нему и, как следствие, небольшое количество элементов разложения в матричном экране. Для обеспечения требуемого количества элементов разложения в нем устройство представляет собой несколько идентичных составных частей с одним составным матричным экраном, что увеличивает габаритный вес устройства, усложняет его и снижает надежность.
Цель изобретения — расширение области применения устройства за счет увеличения количества элементов разложения в матричном экране и повышения надежности устройства.
Эта цель достигается тем, что в устройство введены два дешифратора, два блока ключей, четыре триггера, регистр, двоичный счетчик, блок сравнения, генератор импульсов, элементы И, ИЛИ и два реверсивных счетчика, два управляющих входа которых соединены с блоком управления, информационные входы — с блоком памяти, а выходы через соответствующие дешифраторы и блоки ключей — к матричному экрану, управляющие входы триггеров связаны с блоком управления, информационные — с блоком памяти, выходы первого и второго триггеров непосредственно соединены со входами соответствующих реверсивных счетчиков н через первый и второй элементы ИЛИ подключены к третьему элементу
ИЛИ, выход которого через первый элемент И соединен с информационным входом двоичного счетчика, выходы которого соединены с первыми входами блока сравнения, вторые входы которого связаны с выходами регистра, один из управляющих входов которого подключен к блоку управления, информационные входы — к блоку памяти, выход блока сравнения через четвертый элемент ИЛИ соединен со вторым
640340 упр авляющи м 13ходом рсгистра, второй в ход четвергово элемента ИЛИ связан с блоком управления, выходы первого и второго элементов ИЛИ соединены с первыми входами второго и третьего элементов И, вторые !!ходы которых соединены с выходом генералора импульсов, третьи входы элементов
И подключены соответственно с выходом третьего и чствертого триггсров, выходы второго и третьсго элементов И непосредственно соединены со гходами соответству!
О Щ l!Х Р С !3 C P C IB 13 I I bI Х C il CT11 И КО В I I Ч С Р С 3 П Ятый элсмс11г ИЛ1! ОО входами блоко!3 кл10чсй.
II!I чертеже представлена блок-схема предлагаемого устройства.
Устройство содержит реверсивные счетчики 1 и 2, двоичный счетчик 3, триггеры
4 — 7, регистр 8, дешифраторы 9 и 10, блоки ключей 11 и 12, блок сравнения 13, генератор импульсов 14, элементы И 15 — 17, элементы ИЛИ 18 — 22, матричный экран
23, блок управления 24 и блок памяти 25.
Устройство работает следующим образом.
ГIеред началом формирования символа от блока управления 24 поступает управляющий сигнал «а», который сбрасывает реверсивные счетчики 1 и 2, двоичный счетчик 3 и триггеры 4 — 7 непосредственно в нуль, а регистр 8 — через ячейку — четвертый элемент ИЛИ 21. ГIосле исполнения этой операции в блоке 24 вырабатывается сигнал «в». Во время исполнения этой операции из блока памяти 25 в регистр 8 записывается код количества элементов разложеш1я в отрезке символа и! (вначале для i=1), в счетчики 1 и 2 — соответственно коды начальной точки отображаемого на матричном экране символа (xo) и {уо), !3 триггеры 4 и 5 — соответственно знаки
{signx;) и (sign д!), в триггеры 6 и 7—
{z;) и (z;) — признаки выделения элементов матричного экрана 23 в горизонтальном и вертикальном обрезках.
Выходы триггера 4 замыкаются на входы счетчика 1, чем достигается переключение его в режим суммирования или вычитания импульсов, поступающих по счетному входу. Аналогично управляется счетчик 2 сигналами, поступающими с выхода триггера 5.
Выходы счетчиков 1 и 2 через дешифраторы 9 и 10 и элементы И 11 и 12 замыкаются на полосковые электроды матричного экрана. Этим обеспечивается выбор начальной точки, относительно которой выбираются элементы разложения МЭ, входящие в образующую воспроизводимого символа.
Сигналы с выходов триггера 4 первый элемент ИЛИ 18 замыкаются на вход второго элемента И 16. На второй вход этой ячейки поступает сигнал с выхода третьего триггера 6. Если {г„;) =(1), импульсы от генератора 14, работающего в режиме са1О !
5 0
4 мовозбужденпя, проходят 1срс: элемент И
16 на счетный вход двоично! О сч !чика,8
Лналогич13о формируются импульсы, поступающие на счетный ьход счетчика 2. В результате содержимое или счетчика 1, или счетчика 2 изменяется, чем достигается через дешифраторы 9 и 10 перекоммутация
ПОЛОСКОВЫХ ЭЛСКТРОДО13 МатР11 !1!ОГО ЭКРс111с1.
Сигналы с выходов второго, третьего элементов И 16 и 17 и через элемент пятый элемент ИЛИ 22 замыкаются на вторые входы блоков ключей 11 и 12, выходы которых замыкаются на коммутируемые полосковые электроды МЭ 23. Этим достигается
«подсвст» выбираемых элсмснтов матричного экрана, если {z„„) = (1), или
{гд,) = (1), или эти два равенства выполняются одновременно.
Выходы триггеров 4 и 5 через элементы
ИЛИ 18 и 19 замыкаются на вход третьего элемента ИЛИ 20, выход которого замыкается на вход первого элемента И 15. На второй вход этого элемента И 15 замыкается выход генератора 14. Сигналы с выхода элемента И 15 поступают на счетный вход двоичного счетчика 3 до тех пор, пока его содержимое не станет равным содержимому регистра 8. В этом случае блок сравнения 13 вырабатывает сигнал, который сбрасывает через элемент ИЛИ 21 регистр 8 в нуль. Этот же сигнал информирует блок управления 24 об окончании 1-го отрезка символа. В регистр 8 записывается
{n,+1), а в триггеры 4, 5 — signx,-yignyl,, соответствующие значения для i+1 отрезка и т. д.
Ilo признаку {W), который блокирует сигнал «с», что на схеме из-за непринципиальности не показано, осуществляется переход к формированию следу.ющего символа.
Формула изобретсния
Устройство для отображения информации, содержащее матричный экран, блок памяти, соединенный с блоком управления, отличающееся тем, что, с целью расширения области применения устройства за счет увеличения количества элементов разложения в матричном экране и повышения надежности устройства, в него введены два дешифратора, два блока ключей, четыре триггера, регистр, двоичный счетчик, блок сравнения, генератор импульсов, элементы
И, ИЛИ и два реверсивных счетчика, два управляющих входа которых соединены с блоком управления, информационные входы — с блоком памяти, а выходы через соответствующие дешифр аторы и блоки ключей — к матричному экрану, управляющие входы триггеров связаны с блоком управления, информационные — с блоком памяти, выходы первого и второго триггеров непосредственно соединены со входами