Дельта-демодулятор для телефонного канала

Иллюстрации

Показать все

Реферат

 

(i i) 640425

ОП ИСАЙ И Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

6октз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 20.02.76 (21) 2326418/18-09 с присоединением заявки № (23) Приоритет (43) Опубликовано 30.12.78. Бюллетень № 48 (45) Дата опубликования описания 30.12.78 (51) М, Кл.

Н ОЗК 13/22//

Н 04М 11/06

Государственный комитет по делом изобретений и открытий (53) УДК 621.376.9 (088.8) (72) Авторы изобретения М. Д. Венедиктов, Б. Ш. Златкин, Л. М. Невдяев и В. А. Хайтин (71) Заявитель (54) ДЕЛЬТА-ДЕМОДУЛЯТОР ДЛЯ ТЕЛЕФОННОГО

КАНАЛА

Изобретение относится i; связи и может использоваться в каналах телефонной связи с дельта-модуляцией радиорелейных, тропосферных, кабельных и спутниковых систем связи. 5

Известен дельта-демодулятор для телефонного канала, содержащий регснератор импульсов, ключевой блок, секционированный блок задержки, выходы которого сосдинены с соответствующими входами де- 10 шифратора, а также последовательно соединенные интегратор и фильтр низкой частоты (1).

Однако непосредственная модуляция дельта-модулированного (ДМ) сигнала со 15

«стертымн» элементами приводит к существенной мощности сигнала ошибок, так как в этом случае стирание символов ДМ сигнала проявляется как действие помех и эквивалентно появлению на входе интегра- 20 тора одновременно с импульсами сигнала знакопеременного потока импульсов с удвоенной амплитудой. Это в свою очередь приводит к ухудшению отношения сигнал/шум на выходе телефонного канала. 25

Целью изобретения является повышенис помехоустойчивости при приеме сигналов со

«стертымн» элемснтамп.

Для этого ii дел та-демодулятор для телефонного канала, содержащий регснератор З.i импульсов, ключевой блок, секционированный блок задержки, выходы которого соединены с соответствующими входами дешифратора, а также последовательно соединенные интегратор и фильтр низкой частоты, введены элемент запрета и элемент

ИЛИ, выход которого соединен с первым входом сскциоппрованного блока задержки н с входом интегратора, при этом выход дешифратора соединен с первым входом ключевого блока, второй вход которого соединен с первым входом элемента запрета, а второй вход элемента запрета соединен с выходом регенератора импульсов, выход элемента запрета подключен и первому входу элемента ИЛИ, второй вход которого соединен с выходом ключевого блока, прн этом тактовый вход регенератора импульсов и второй вход секционированного блока задержки соединены между собой, при этом дешифратор состоит из 2" — элементов И (где пт — число входов дешифратора) и элемента ИЛИ, входы которого подключены к выходам элементов И, соответственно соединенные входы элементов И являются входами дешифратора, а выход элемента ИЛИ является выходом дешнфратора.

На фиг. 1 принс,,;на структурная электрическая схема пр«дложенного дельта-де640425 модулятора; па фиг. 2 — временные диаграммы сигналов в характерных точках схемы.

Дельта-демодулятор для телефонного канала содержит регенератор 1 импульсов, ключевой блок 2, секционированный блок 3 задержки, выходы которого соединены с соответствующими входами дешифратора 4, а также последовательно соединенные интегратор 5 и фильтр 6 низкой частоты, элемент запрета 7, элемент ИЛИ 8, выход которого соединен с первым входом секционированного блока 3 задержки и с входом интегратора 5, при этом выход дешифратора 4 соединен с первым входом ключевого блока 2, второй вход которого соединен с первым входом элемента запрета 7, а второй вход элемента запрета 7 соединен с выходом регенератора 1, выход элемента запрета 7 подключен к первому входу элемента ИЛИ 8, второй вход которого соединен с выходом ключевого блока 2, при этом тактовый вход регенератора 1 и второй вход секционированпого блока 3 задержки соединены между собой.

Дешифратор 4 состоит из 2 — элементов И 9 (где т — число входов дешифратора 4) и элемента ИЛИ 10, входы которого подключены к выходам элементов И 9, соответственно соединенные входы элементов И 9 являются входами дешифратора 4, а выход элемента ИЛИ 10 является выходом дешифратора 4.

Дельта-демодулятор работает следующим образом, На тактовый вход регенератора 1 и второй вход секционированного блока 3 задержки поступают тактовые импульсы (фиг. 2а). Входной ДМ сигнал со «стертыми» элементами (фиг. 2б) через регенератор 1, нормально открытый элемент запрета 7 и элемент ИЛИ 8 поступает на входы интегратора 5 и секционированного блока 3 задержки, который управляется импульсами тактовой частоты. По накопленным в секционированном блоке 3 задержки элементам ДМ сигнала в дешифраторе 4 производится восстановление «стертых» элементов ДМ сигнала.

При возникновении в ДМ сигнале «стертых» элементов на соответствующем входе дельта-демодулятора (входы элемента запрета 7 и ключевого блока 2) появляются управляющие импульсы стирания (фиг. 2в), которые блокируют элемент запрета 7 и открывают ключевой блок 2. В результате па второй вход элемента ИЛИ 8 поступают предсказанные элементы ДМ сигнала (фпг. ?r). Ila фпг. 2д привод<на импульс5

55 ая последовательность на выходе элемента запрета 7. Суммарный сигнал с выхода элемента ИЛИ 8 (фиг. 2е) поступает на интегратор 5 и на секционированный блок 3 задержки. С выхода интегратора 5 аппроксимирующее напряжение (фиг. 2ж) через фильтр 6 низкой частоты поступает на выход дельта-демодулятора.

Таким образом, предложенный дельтадемодулятор повышает помехоустойчивость при приеме ДМ сигнала со «стертыми» символами пропорционально произведению среднего числа «стертых элементов» на вероятность ошибочного восстановления элемента ДМ сигнала и в конечном итоге приводит к увеличению отношения сигнал/шум на выходе телефонного канала.

Формула изобретения

1. Дельта-демодулятор для телефонного канала, содержащий регенератор импульсов, ключевой блок, секционированный блок задержки, выходы которого соединены с соответствующими входами дешифратора, а также последовательно соединенные интегратор и фильтр низкой частоты, отл ичаю шийся тем, что, с целью повышения помехоустойчивости при приеме сигналов со

«стертыми» элемен" ами, в него введены элемент запрета и элемент ИЛИ, выход которого соединен с первым входом секционированного блока задержки и с входом интегратора, при этом выход дешифратора соединен с первым входом ключевого блока, второй вход которого соединен с первым входом элемента запрета, а второй вход элемента запрета соединен с выходом регенератора импульсов, выход элемента запрета подключен к первому входу элемента

ИЛИ, второй вход которого соединен с выходом ключевого блока, при этом тактовый вход регенератора импульсов и второй вход секционированного блока задержки соединены между собой.

2. Дельта-демодулятор по и. 1, о т л и ч аю шийся тем, что дешифратор состоит из

2 - элементов И (где т — число входов дешифратора) и элемента ИЛИ, входы которого подключены к выходам элементов

И, соответственно соединенные входы элементов И являются входами дешифратора, а выход элемента ИЛИ является выходом деш ифр атор а.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

М 545079, кл. Н ОЗК 13/22// Н 04М 11/06, ! 97Г) 640425

Я г.!

Корректор Л. Тарасова

Редактор К. Щадилова

Заказ 2352/17 Изд. № 788 Тираж 1045 Подписное

НПО Государственного комитета СССР по делам изобретений и открытий

113035, Москва, OK-35. Раушская ииб., и. 4/5

Типография, пр, Сапунов:i, 2 г

Р е

Составитель Г. Теплова

Техред А. Камышникова