Устройство для синхронизации двоичных сигналов
Иллюстрации
Показать всеРеферат
О П И С А Н И Е (Ii)64044I
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Саюэ Саввтаких
Социалистических
Республик (б1) Дополнительное к авт. свид-ву. 40309б (22) Заявлено 10.12.76 (21) 2430254/18-09 с присоединением заявки М (23) Приоритет (51) М. Кл.з
Н 04L 7/10
Государственный комитет (43) Опубликовано 30.12.78. Бюллетень М 48 (53) УДК 621.394.662. .2 (088.8) оо делам изобретений и открытий (45) Дата опубликования описания 30.12.78 (72) Автор изобретения
И. Л. Нездайминов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ДВОИЧНЫХ
СИГНАЛОВ
Изобретение относится к радиосвязи и мозкет использоваться в синхронизации двои 1ных сигналов в телеграфии, системах передачи данных и системах dBIo;aarH3HpoBdi ного управления.
li0 основному авт. св. М 403096 известно устройство для синхронизации двоичных сигналов, содержащее генератор, подключенныи через каскады вычитания и добавления импульсов к входу делителя частоты, выходы Kol opÎio соединены с первыми
ВХОдаМИ Грсk 1(3аЗОВЫХ дИСК13ИМИ13а орОВ, вторые входы двух (разовых дис1оримпнаторов подключены к выходу каскада формирования фронтов сигнала, HepBble вы оды двух фазовых дискриминаторов соединены со вторым входом третьего фазового дискриминатора, а Вторые ВыхОды сосдиеlены с включенными последовательно реверсивным счетчиком и блоком переменного коррекционного эффекта, выходы которого подключены к каскадам вычитания и добавления импульсов параллельно выходам третьего фазового дискриминатора.
Однако данное устройство имеет большое время вхождения в синхронизм.
Цель изобретения — сокращение времени вхождения в синхронизм и повышение помехоустойчивости.
ДЛя ЭТОГО В 3J CTp0110"ГВО ДЛя СИ11хроцпэацип двои шь:: с11гвалов, содержащее lcllcратор, подключеппып через каскады вы ш1ания li дооавлснпя 3ишульсов и входу де IlI,c.Iÿ частоты, выходы которого соед1шеlibi с первыми входами трех разовых дискр11Х1ш1а3opoB, В горые входы JB) x. (разовых дискриминаторов подключены к вы: оду каскада (рормпрова пя фронтов сиг11а ld, первые выходы двух фазоьых дпскрышнаторов соединены со вторым входом третьсго фазов010 дискрпмпна 10ра,;1 Вторыс выходы соединены с включен13ым последовательно
РЕВЕР IIBI3blli С lсi"ЧИКОМ . 1 Ou101 0lil ПСРЕМЕ11ногo коррекционного э 13фе1та, выходы ко10рого подкл1очсны к каскадам вы пгганпя и дооавле)п1я пмцульсоь параллельно выходам треть го фазового дискриминатора, введены анализатор фазы Входного шггнала и олок сравнения фаз, iipH этом вход каскада
Ч3ормнро33ация фронтоь. сигнала соединен с одним 113 входов анализатора фазы входного сигнала, к другим входам которого подключены соответственно входы реверсивного счетчика и выходы третьего фазового дискриминатора, а выходы анализатора фазы входного сигнала подключены соответственно к дополнительным входам блока переменного коррекционного эффекта и ревер640441
3 сивного счетчика и к одним из входов блока сравнения фаз, к другим входам которого подключены соответственно выходы двух фазовых дискриминаторов, а выходы блока сравнения фаз подключены к дополнительным входам каскадов вычитания и добавления импульсов, причем соответствующий выход делителя частоты подключен к синхронизирующему входу каскада формирования фронтов сигнала.
На чертеже изображена структурная электрическая схема предложенного устройства.
Устройство для синхронизации двоичных сигналов содержит генератор 1, подключенный через каскады вычитания 2 и добавления 3 импульсов к входу делителя 4 частоты, выходы которого соединены с первыми входами трех фазовых дискриминаторов
5 — 7, вторые входы двух фазовых дискриминаторов 5 и 6 подключены к выходу. каскада формирования 8 фронтов сигнала, первые выходы двух фазовых дискриминаторов
5 и 6 соединены со вторым входом третьего фазового дискриминатора 7, а вторые выходы соединены с включенными последовательно реверсивным счетчиком 9 и блоком
10 переменного коррекционного эффекта, выходы которого подключены к каскадам вычитания 2 и добавления 3 импульсов параллельно выходам третьего фазового дискриминатора 7, а также анализатор 11 фазы входного свивала и блок 12 сравнения фаз, при этом вход каскада формирования
8 фронтов сигнала соединен с одним из входов анализатора il фазы входного сигнала, к другим входам которого подключены соответственно входы реверсивного счетчика
9 и выходы третьего фазового дискриминатора 7, а выходы анализатора 11 фазы входного сигнала подключены соответственно к дополнительным входам блока 10 переменного коррекционного эффекта и реверсивного счетчика 9 и к одним из входов блока 12 сравнения фаз, к другим входам которого подключены соответственно выходы двух фазовых дискриминаторов 5 и 6, а выходы блока 12 сравнения фаз подключены к дополнительным входам каскадов вычитания
2 и добавления 3 импульсов, причем соответствующий выход делителя 4 частоты подключен к синхронизирующему входу каскада формирования 8 фронтов сигнала, Устройство работает следующим образом.
Импульсы с каскада формирования 8, соответствующие границам или срединам между элементами сигнала, поступают на фазовые дискриминаторы 5 и 6. Если временное рассогласование между этими импульсами и импульсами на выходе делителя 4 превышает величину выбранного временного интервала 5l, то с фазовых дискриминаторов 5 или 6 в зависимости от знака рассогласования поступают импульсы lid ревсрсивный счетчик 9, в блок 13 управления, 10
ЗЭ
Зд
55 бО
65 блок 14 определения математического ожидания фазы и блок 12 сравнения. Одновременно с эти: i в блоке 15 измерения параметров канала связи определяется качество канала связи. Результат измерения поступает па блок 13 управления. В блоке 14 определения математического ожидания фазы определяется математическое ожидание фазы синхросигнала. При хорошем качестве канала связи, когда коэффициент передачи канала связи находится в заданных пределах, с выхода блока 13 управления на реверсивный счетчик 9 поступает сигнал на уменьшение емкости счетчика.
Импульсы с реверсивного счетчика 9 поступают на блок 10 переменного коррекционного эффекта и далее на каскады вычитания 2 или добавления 3. При достаточно большом фазо",îè рассогласовании, превышающем Л t, и хорошем качестве канала связи работают эти цепи, тем самым обеспечивается быстрое вхождение в синхронизм.
При плохом качестве канала связи и большом фазовом рассогласовании, т. е. при наличии сильных сосредоточенных помех, способных вывести систему из синхронизма, с блока 13 управления на блок 10 переменного коррекционного эффекта поступает сигнал, запрещающий его работу. Коррекция фазы по данной цепи прекращается.
Этот же сигнал, поступая па блок 14 определения математического ожидания фазы, осуществляет съем математического ожидания фазы синхросигнала. При этом математическое ожидание фазы синхросигнала определяется величиной рассогласования— сигналами с выходов фазовых дискриминаторов 5 или 6. В блоке 12 сравнения осуществляется сравнение математического ожидания фазы синхросигнала с действительным значением фазы в данный момент— импульсами с выходов фазовых дискриминаторов 5 или 6.
Сигналы коррекции с выходов блока 12 сравнения поступают на каскады вычитания
2 или добавления 3 импульсов.
Таким образом, на время «ненадежности» канала связи коррекция фазы синхросигнала осуществляется по ее математическому ожиданию, определенному на предыдущем этапе. Тем самым исключается выход системы из синхронизма на время действия сильных сосредоточенных помех, увеличивается точность синхронизации и помехоустойчивость приема сигналов за счет исключения ошибок синхронизации.
Если фазовое рассогласование мало (меньше Л 1), то с фазовых дискриминатоpîв 5 илп 6 импульсы поступают на фазовый дискриминатор 7, где их положение сопоставляется с временем появления импульсов с делителя 4. В зависимости от знака рассогласования с фазового дискриминатора 7 поступают управляющие импульсы на каскады вычитания 2 или добавления 3. Эти
640441 же импульсы поступают на блок 14 определения математического ожидания фазы синхросигнала.
В установившемся режиме при малом фазовом рассогласовании значительно смещенные во времени единичные импульсы с выхода каскада формирования 8 не оказывают влияния на работу устройства. B этом режиме весьма мала вероятность того, что с выхода реверсивного счетчика 9 подается импульс на блок 10 переменного коррекционного эффекта.
Таким ооразом, ввиду того, что на работу устройства не влияют одиночные сильно смещенные элементы входного сигнала, точность его работы повышается.
В установившемся режиме при появлении сильной сосредоточенной помехи прекращается работа блока 10 переменного коррекционного эффекта, осуществляется съем математического ожидания фазы синхросигнала, начинает работать блок 12 сравнения.
В этом режиме математическое ожидание фазы синхросигнала определяется в основном импульсами с выхода фазового дискриминатора 7. Подстройка фазы синхросигнала осуществляется по результатам сравнения этого математического ожидания с импульсами с выходов фазовых дискриминаторов би б. зо
Таким образом, в установившемся режиме при действии сильных сосредоточенных помех подстройка фазы синхросигнала осуществляется по результатам сравнения математического ожидания фазы, вычисленного в отсутствии помех, с расстройкой фазы, вызванной помехами. Тем самым исключается или сводится к минимуму действие сильных сосредоточенных помех на устройство синхронизации, исключается выход системы из синхронизма на время действия помех, увелпчиьается точность синхронизации и помехоустойчивость прнемосигналов за счет исключения ошибок синхронизации.
Формула изобретения
Устройство для синхронизации двоичных сигналов по авт. св. № 403096, отличающееся тем, что, с целью сокращения времени вхождения в синхронизм и повышения помехоустойчивости, в него введены анализатор фазы входного сигнала и блок сравнения фаз, при этом вход каскада формирования фронтов сигнала соединен с одним из входов анализатора фазы входного сигнала, к другим входам которого подключены соответственно входы реверсивного счетчика и выходы третьего фазового дискриминатора, а выходы анализатора фазы входного сигнала подключены соответственно к дополнительным входам блока переменного коррекционного эффекта и реверсивного счетчика и к одним из входов блока сравнения фаз, к другим входам которого подключены соответственно выходы двух фазовых дискриминаторов, а выходы блока сравнения фаз подключены к дополнительным входам каскадов вычитания и добавления импульсов, причем соответствующий выход делителя частоты подключен к синхронизирующему входу каскада формирования фронтов сигнала.
640441
Составитель Т. Чаркина
Техред С. Антипенко Корректор И, Позняковская
Редактор К. Щадилова
Типография, пр. Сапунова, 2
Заказ 2455/16 Изд. _#_o 823 Тираж 778 Подписное
НПО Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раугнская наб., д. 4/5