Устройство для задержки

Иллюстрации

Показать все

Реферат

 

(61) Дополнительное к авт. свид-ву— (5!} М. Кл.

Н 01 Н 47/18 (22) Заявлено 19.05.77 (21) 2487019/18-21 с присоединением заявки ¹

Гкудврстввнный квиптвт ссср

ЙО двлви кзвб втвним

И DTKpblTHf4 (23) ПриоритетОпубликовано 05.01. 79.Бюллетень ¹ 1 (53) УДК621 318 .562(088.8) Дата опубликования описания 08.01 79 (72) Авторы изобретения

И. А. Мнухин и В. А. Тихомиров (54) УСтРОЙСтВО @Ля ж КИККИ

Изобретение относится к импульсной технике, может быть использовано в бесконтактных схемах управления.

Известны устройства для задержки; содержащие четырехплечую мостовую схему, состоящую нз резисторно-емкостной времязадающей цепи и резнсторного делители напряжения, подключенных между полюсами источника питания, в диагональ которой включен эквивалент двухбазового диода, входной усилитель с исполнительным реле в качестве нагрузки (}j.

Данные устройства имеют недостаточные пределы регулирования времени задержки.

Известны устройства для задержки, содержащие времязадающую HC-цепь, пороговый каскад, выходной каскад, входной каскад, модулятор (2}.

Указанные устройства имеют недостаточные пределы плавного регулирования временной задержки.

Цель изобретения — расширение пределов плавного регулирования.

С этой целью в устройство, содержащее последовательную времязадающую RC-цепь, выход которой подключен ко входу порого2 ного каскада на эквиваленте двухбазового диода с делителем опорного напряжения на его выходе, выходной каскад, HE. выход которого соединен со вторым входом порогового каскада, входной каскад И вЂ” НЕ, выход которого соединен со вторым входом порогового каскада и входом выходного каскада, модулятор, подключенный выходом ко входу времязадающей. RC-цепи, введены диод и два резистора, причем коллектор р-и-р транзистора .эквивалента двухбащ зового диода порогового каскада подключен через соединенные последовательно диод и резистор ко входу выходного каскада, а общая точка катода диода и резистора через второй резистор соединена с отрицательной ниной источника питания.

На чертеже представлена принципиальная схема устройства. Устройство содержит времязадающую КС-цепь, состоящую из резистора и конденсатора 2, пороговый каскад (эквивалент двухбазового диода) на транзисторах 3 н 4, делитель опорного напряжения на резисторах .5 — 7 н диоде 8, выходной каскад НЕ на транзисторе 9, входной каскад И вЂ” НЕ на транзисторе !О,.модулятор, 64

3 состоящ и из эквивалента двухбазовогo gl,Hода на транзисторах 1! и 12, премязадающей цепи на резисторе 13 и конденсаторе 14, делителя на резисторах 15, !6, эмиттерной нагрузки,на резисторах 17, 18, диод 19, резисторы 20, 21, цепь связи ИЛИ на диодах 22, 23, резисторе 24-, цепь подавления ложного импульса на выходе устройства на диоде 25, конденсаторе 26.

Устройство работает следующим образом.

В исходном состоянии, когда сигнал на выходе устройства задержки не поступает, транзистор 10 закрыт, и напряжение с его коллектора через диод 25 заряжает конденсатор 26 и через резистор 24 поступает на базу транзистора 9, удерживая его в насыщенном состоянии, На выходе элемента при этом присутствует сигнал «0». Напряжение с колЛектора транзистора !О поступаеттакже через диод 22 на базу транзистора 4 и удерживает пороговый каскад на транзисторах 3, 4 в открытом состоянии. Времязадающий конденсатор 2 заряжен.

Модулятор генерирует импульсное напряжение, которое снимается с делителя (резисторы 17, !8) и подается на конденсатор 2.

При поступлении на вход. устройства задержки сигнала «1» открывается транзистор 10, транзисторы 3, 4 закрываются.

Транзистор 9 удерживается в открытом состоянии током разряда конденсатора 26 через резистор связи 24.

После перехода транзисторов 3, 4 в закрытое состояние транзистор 9 удерживается в открытом состоянии током, проходящим по резисторам 20, 21, переходу база-эмиттер транзистора 9.

Времчзадающий конденсатор 2 заряжает.,ся через резистор 1.

При заряде конденсатора 2 до опор ого напряжения делителя (резисторы 5 — 7, диод 8) ранзисторы 3, 4 открываются, конденсатор 2 разряжаетсц.

1532

4 !!отенциал на коллекторе транзистора 4 становится равным нулю. Ток базы транзистора 9 идет через диод 19 и переход коллектор-эмиттер транзистора 4.

Транзистор 9 закрывается. Напряжение с его коллектора поступает через диод 23 на базу транзистора 4, удерживая пороговый каскад в открытом состоянии.

На выходе устройства задержки появляется сигнал «1».

При снятии сигнала «1 со входа устройстве возвращается в исходное состояние.

Формула изобретения

Устройство для задержки, содержащее последовательную времязадающую RC-цепь, выход которой подключен ко входу порогового каскада на эквиваленте двухбазового диода с делителем опорного напряжения на его выходе, входной каскад НЕ, выход которого соединен со вторым входом цоро2о гового каскада, входной каскад И вЂ” НЕ, выход которого соединен со вторым входом порогового каскада и входом выходногокаскада, модулятор, подключенный выходом ко входу времязадающей HC-цепи, отличаю25 щееся тем, что, с целью расширения пределов плавного регулирования временной задержки, в него введены диод и два резистора, причем коллектор р-и-р транзистора эквивалента двухбазового диода порогового каскада через соединенные последовательно диод и резистор подключен ко входу выходного каскада, а общая точка катода диода и резистора через второй резистор соединена с отрицателыюй шиной источника питания, Источники информации, принятые во внимание при экспертизе:

1. Авторское свидетельство СССР № 374673. Н Ol Н 47/18, 01,06.71, 2. Авторское свидетельство СССР ¹ 470067, Н 03 К 5/13,08.06.73.,ШМИИПИ Заказ 7527/49 Тираж ЭЙ2 Поанисное

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4