Устройство для приема дискретной информации

Иллюстрации

Показать все

Реферат

 

(ii>642872

ОП ИСАНИ Е

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДВТВЛЬСТВУ (61) Дополнительное к авт. свил-ву— (22) Заявлено06. 12.76 (21) 2436916/18-09 с присоединением заявки № (23) Приоритет

Опубликовано 15.01.79вБюллетень № 2

Дата опубликования описания 18 01 79

Сеоз Севетоех

Соцналистимесюа

Ресй-рбиин

2 (51) М. Кл

Н 04 Ь27/22

Гееударвтвеввй «mew

СССР в дв«аи «зебр«тени«

«вт«рыт««

{53) УДК 621.394..62(088.8) В. М. Петров, H. Т. Петрович, В. И. Каминский . и С. С. Петров (72) Авторы изобретения к

1:: о (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПРИЕМА OHCKPETHOA

ИНФОРМ А Ц И И

Изобретение относится к радиотехнике и может быть испапьзовано в телемеханике и связи.

Известно устройство для приема дискретной информации, содержащее последовательно соединенные первый формирователь, детекторр накопитель н выходной согласующий блок, причем второй выход первого формирователя соединен с вторым входом накопителя, а выходы временного распределителя соединены с соответствующими входами детектора, а также второй формироввтоиь 1).

Однако известное устройство имеет низкую помехоустойчивость и защиту входного сигнала от дробления. В нем не исключается пропадание импульсов.

Целью изобретения является повышение помехоустойчивости путем защиты входного сигнала от дробления и исключения пропадания импульсов.

Для этого в устройство дпя приема дискретной иыформации, содержащее по следовательно соединенные первый формирователь, детектор, накопитель и выход

ыой согласующий блок,, причем второй выход первого формирователя соединен с вторым входом накопителя, а выходы

3 временного распределителя соединены с соответствующими входами детектора, а также второй формирователь, введены триггер, апемеит НЕ и два элемента И, причем вход первого формирователи че

10 рез последовательно соединенные зле мент HE и первый элемент И соединен с третьим входом накопителя, четвертый вход которого соединен с выходом второ го элемента И, первый и второй входы которого соединены соответственно с выходами триггера и первого формирователя, соединенного с одним входом триггера, другой вход которого соединен с выходом второго формирователя, соединен

2о ного с другим входом первого цемента

И, а вход второго формирователя сведи нен с соответствующим выходом времен ного распределителя.

532872

На чертеже приведена структурная электрическая схема устройства.

Устройство для приема дискретной информации содержит последовательно соединенные первый формирователь 1, детектор 2, накопитель 3 и выходной согласующий блок 4, причем второй выход первог,о формирователя 1 соединен с вторым входом накопителя Э, а выходы временного распределителя 5 соединены с соответствующими входами детектора

2, а жкже второй формирователь 6, триггер 7, элемент HE 8 и два эпемента И 9 и 10, причем вход первого формировля > рез последано соединенные элемент HE 8 и первый элемент И 9 соединен с третьим входом накопителя 3, четвертый вход кото рого соединен с выходом второго элемента И 3.0, первый и второй входы ко торого соединены соответственно с выходами триггера 7 и первого формирователя 3. соединенного с одним входом триггера 7, другой вход которого соединен с выходом второго формирователя

6, сеединеннаго с другим входом первс го элемента И 9, а вход второго формирователя 6 соединен с соответствующим вь1хадом временного распределителя 5.

Устройство работает следующим обфазомф

В исходном состоянии накопитель 3 находится в состоянии «QG на его выходных каналах нет никаких сигналов, а триггер 7 находится в нулевом состоянии, первый элемент И 9 через элемент HE 8 открыт по одному входу.

При поступлении сигнала синхронизации на вход временного распределителя

5 на его выходных каналах последовательно появляются импульсы, которые подаютса на опорные входы детектора 2Ф

При появлении сигнала на входе устройства через элемент HE 8 запирает ся элемент И 9 и на выходе первого формирователя 1 возникает импульс, который устанавливает триггер 7 в состояние 2. в результате чего апемент

И 10 открывается по одному входу.

Одновременно импульс с выхода первого формирователя 1 проходит на тот выходной канап детектора 2, который открыт в это время по опорному входу

55 от временного распределителя 5 (в результате чего определяется значение первого разряда сигнала). Накопитель

3 запоминает значение сигнала в первом разряде, так как в это время на его вход синхронизации с выхода перво го формирователя 1 не поступает никакого сигнала.

Если на периоде синхронизапии расположен только один фронт сигнала, то на обнуляющий вход накопителя 3 с выхода первого формирователя 1 через зпемент И 10 не поступает никаких импул сов. В момент окончания импульса па выходе последнего 33 -го канала временного распределителя 5 на выходе второго формирователя 6 возникает импульс, когорый возвращает триггер 7 в нулевое состояние; в результате элемент И 1О запирается по одному входу, а импульс с выхода второго формирователя 6 через закрытый по одному входу элемент

И 9 на управляющий вход наконителя 3 не проходит, в результате чего в накопителе 3 сохраняется определенное значение первого разряда.

Следующий импульс синхронизации на входе временного распределителя 5 запускает его, а в момент окончания импульса на входе устройства открывается элемент И 9 по одному входу через элемент HE 8, и на выходах первого формирователя Х возникают одновременно импульсы. Импульс с первого выхода пер

aoro формирователя 3. переводит триггер

7 в состояние 1", который открывает элемент И LO по одному входу. Одновременно с этим в детекторе 2 определяется временное положение импульса и он проходит на соответствующий канал входа накопителя 3. В результате воздействия импульса с выхода формирователя 1 на синхронизирующий вход накопителя 3 продетектированное значение запоминается во втором разряде, Если на периоде синхронизации расположен только один фронт сигнапа, то обнуление накопителя 3 не происходит.

В момент окончания импульса на последнем канале временного распределителя 5 на выходе второго формирователя

6 возникает импульс, который переводит триггер 7 в состояние 0", в результате чего закрывается элемент И

10, и одновременно через открытый элемент И 9 поступает на третий вход накопителя 3, в результате чего из накопителя 3 сигнал в параллельном коде поступает в выходной согласующий блок

4, который срабатывает в соответствии с кодовым числом, а накопитель 3 с временной задержкой переводится в сос5 6428 тояние "00". Приемник готов к приему нового сигнала.

В случае появле.ния в течение одного периода синхронизации на входе прьемника второго и последующего фронтов на выходе формирователя 1 возникает импульс, который определяется в детекторе 2 и поступает в накопитель 3, но одновременно этот импульс через открытый элемент И 10 проходит на обнуляю 16 щий вход накопитетиа 3, который независимо от наличия сигналов ка входе неко пнтеля 3 переводит его s состояние ОО .

В результате этого при появлении на входе накопителя 3 импульса на выходе И .накопителя по крайней мере на каналах одного разряда не является никакого

:сигнала, выходной согласующий блок 4 не срабатывает. Тем самым приемник защищается от дроблений и пропаданий информационных импульсов.

Формула изобретения

Устройство дпя приема дискретной информации, содержащее последовательно соединенные первый формирователь, детектор, накопитель и выходной согласующий блок, причем второй выход це:>ного формирователя соединен с вторым

72 входом накопителя, а выходы временно-о распределителя соединены с соответствующими входами детектора, а также второй формирователь, о т л и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости путем зашиты вход ного сигнала от дробления и исключения пропадания импульсов, введены триггер, эпемент HE и два эпемеыта И, причем вход первого формирователя через последовательно соединенные элемент НБ и первый элемент И соединен с третьим входом накопителя, четвертый вход кяторого соединен с выходом второго апе мента И, первый и второй входы которого соединены соответственно с выходами триггера и первого формирователя, соединенного с одним входом триггера, другой вход которого соединен с выходом второго формирователя, соединенно го с другим входом первого элемента

И, а вход второго формирователя соединен с соответствующим выходом временног о распределителя.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

М 510805, кл. Н 04 1 27/22, 1973.

ЦИИИПИ Заказ 7782/55 1 ираж 7 "74 Ilo.:ã.èñí е

Филиал ППП Патент, г. Ужгород, ул. Проектная,