Устройство для контроля распределителя
Иллюстрации
Показать всеРеферат
,:КАК
ИАТ "::
П И С А Й И Е () 645161
Союз Советских
Социалистических
ИЗОБРЕТЕН ИЯ
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 04.10.76 (21) 2409339/18-24 с присоединением заявки— (23) Приоритет— (43) Олубликовано 30.01.79. Бюллетень № 4 (45) Дата опубликования описания 22.03.79 (51) М.Кл. С 06 Г 11/02
Государственный комитет по делам изобретений и открытий (53) УДК 658.562 (088.8) (72) Авторы изобретения М. А. Всяких, А. А. Кошевой и В. A. Овсянников (71) Заявитель Всесоюзный заочный электротехнический институт связи (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ
РАС ПРЕДЕЛ ИТЕЛЯ
Изобретение относится к области автоматики и вычислительной техники и может быть использовано для контроля распределителей.
Известны устройства для контроля логических схем последовательного действия (1), содержащие блок формирования обратной логичеокой функции, соединенный входами с выходами контролируемой схемы, элементы И и ИЛИ.
10 .Эти устройства имеют сложную конструкцию и включают большой объем оборудования.
Наиболее близким по сущности технического решения к данному является устройство (2) для контроля распределителя, содержащее формирователь импульсов, подключенный к выходу распределителя и узел индикации.
Недостатком этого устройства яв- 20 ляется низкое быстродействие, так как контроль работоспособности возможен только в профилактическом режиме, причем в нем не обеспечивается локализация отказа или сбоя в элементах памяти распределителя. 25
Целью изобретения является сокращение времени поиска отказа и сбоя в элементах распределителя.
Поставленная цель достигается тем, что в устройство введены входной регистр, вхо- З0 ды которого подключены к соответствующим информационным входам устройства,а выходы — к соответствующим входам ра спределителя, сдвиговый регистр, соединенный выходами с соответствующими входами узла индикации, два элемента запрЕта и два триггера, причем выход первого триггера подключен к управляющему входу узла индикации и запрещающему входу первого элемента запрета, подключенного выходом к управляющему входу сдвигового регистра, запрещающий вход второго элемента запрета соединен с выходом формирователя импульсов, информационные входы элементов запрета подключены к выходу второго триггера, счетный вход которого соединен с тактовым входом устройства, выход второго элемента запрета соединен с первым входом первого триггера, вход сброса устройства подключен к входам сброса распределителя, первого триггера, сдвигового регистра и второго триггера.
На фиг. 1 показана блок-схема устройства, содержащая входной регистр 1, распределитель 2, узел 3 индикации, сдвиговый регистр 4, формирователь 5 импульсов, триггеры о и 7, элементы 8 и 9 запрета, вход 10 сбро|са. На фиг. 2 показаны временные диаграммы для случая четырехразряд645161 ного распределителя в точках, отображенных на фиг. 1.
В основу предлагаемого устройства положено свойство выявления наличия перехода нуля в единицу или единицы в нуль за время длительности входной кодовой посйлки при считывании кодовой комбинации с выхода распределителя 2, на входы которого поступают кодовые комбинации сообщения, предварительно преобразованные на входном регистре 1 в двухуровневые сигналы. При этом единичные посылки íà входах распределителя будут иметь переход единицы в нуль, а нулевые — переход нуля в единицу (см. позицию Б временной диаграммы).
Устройство работает следующим образом. Каждый раз перед проведением контроля элементы памяти распределителя 2, сдвигового регистра 4 и триггера 6 устанавливаются в состояние логического нуля при поступлении сигнала на вход,10 сброса.
При этом только в 1-ый разряд сдвигового регистра записывается логическая единица, а остальные разряды устанавливаются в, нуль. ,При отсутствии отказов и сбоев в элементах памяти распределителя (раздел 1 временной диаграммы) с его выхода на каждом временном интервале, равном длительности входной кодовой посылки, появится двухуровневый сигнал с переходом единицы в нуль или нуля в единицу.
На выходе формирователя 5 появляются импульсы, определяющие наличие перехода нуля в единицу или единицы в нуль при считывании с элементов памяти каждого разряда распределителя 2 (позиция Г временной диаграммы). При этом импульсы с формирователя 5 будут запрещающими для элемента 8. Следовательно, тактовые импульсы с выхода триггера 7 не поступят на вход триггера б, который будет находиться в исходно:л состоянии (состоянии логического куля) в течение всего врем1ени считывания кодовой комбинации, что означает отсутствие ошибки в каждом цикле считывания (см. позиции Г, д, Е, 3 времеHHQH диаграммы).
В состоянии логического нуля сигнал с выхода триггера 6 является разрешающим для элемента 9 запрета. Поэтому тактовые импульсы, поступая с выхода счетного триггера 7 через элемент б на вход регистра 4 сдвига, будут переписывать логическую единицу, записанную при начальной установке в его .-й разряд, в последующие разряды при каждом цикле считывания кодовой комбинации с распределителя 2.
В блоке 3 индикации при отсутствии отказов и сбоев в элементах памяти распределителя 2 будет наблюдаться мерцание элементов индикации, так как с выходов сдвигового регистра 4, в каждом цикле считывания поступает импульс, дли5
l0 импульсы и тактовые импульсы с выхода
15 триггера 7 через элемент 8 запрета поступят на вход триггера 6, и первый же им20
40. выходе распределителя двухуровневый сиг-.
45 нал будет отсутствовать в 4-м цикле считывания и на выходе элемента 8 в этом цикле
65 тельность которого равна длительности входной кодовой посылки распределителя 2 (позиции И, Кь К, К, К4 временной диаграммы).
При появлении сбоя элементов памяти, например в 4-м разряде распределителя (раздел II временной диаграммы), уже в
1-м цикле считывания кодовой комбинации, поступившей на входы распределителя, будет отсутствовать двухуровневый сигнал на его выходе (позиция В временной диаграммы). В этом случае с выхода формирователя 5 не будут выдаваться запрещающие пульс перебросит его в состояние логической единицы (позиции В, Г, Д, Е, 3 временной диаграммы). Так как сигнал логической единицы с выхода триггера 6 является сигналом «ошибка», а также запрещающим сигналом для элемента б, то тактовые импульсы с выхода триггера 7 через элемент б не поступят на вход сдвигового регистра
4 и логическая единица, записанная в 1-м его разряде, не будет переписываться в последующие разряды сдвигового реги "тра 9 (позиции И, К4 временной диаграммы). Поэтому в блоке 8 индикации будут индицированы элемент «отказ» и элемент «отказ 4 разряда». При повторном проведении контроля распределителя 2 индикация элемента «отказ 4 разряда» наблюдаться не будет (раздел 111 временной диаграммы), поскольку ранее имел лесто сбой.
При наличии устойчивого отказа, например в 1-м разряде распределителя 2, будет.иметь место локализация неисправности в 1-м разряде, как в текущем диагностическом процессе, так и в последующем (разделы III u IV временной диаграммы).
В этом случае устройство работает аналогично описанному выше. В результате на появится тактовый импульс, поступивший с выхода триггера 7 (позиции В, Г, Е, 3 вре-: менной диаграммы), который перебрасывает триггер б в состояние логической единицы. Поступление тактовых импульсов на вход сдвигового регистра 4 через элемент б прекращается и продвижение в нем логической единицы завершается на 4-м разряде.
В блоке 8 постоянно индицируются элемент
«отказ» и элемент «отказ 1 разряда». Повторение диагностического процесса, как следует из раздела IV временной диаграммы, дает также локализацию отказа в 1-м разряде передающего распределителя 2.
Следовательно, в данном разряде распределителя 2 имеет место устойчивый отказ.
Таким образом, устройство обеспечивает. локализацию неисправностей элементов памяти распределителя в режиме обработки
645161 тис о информации как при наличии в нем устойчивого отказа, так и при наличии сбоя.
Формула изобретения
Устройство для контроля распределите.ля, содержащее формирователь импульсов, подключенный к выходу распределителя, и узел индикации, отл и ч а ющее ся тем, что, с целью сокращения времени поиска отказов и сбоев распределителя, в устройство введены входной регистр, входы которого подключены к соответствующим информационным входам устройства, а выходы— к соответствующим входам распределителя, сдвиговый регистр, соединенный выходами .с соответствующими входами узла индикации, два элемента запрета и два триггера, причем выход первого триггера подключен к управляющему входу узла индикации и запрещающему входу первого элемента запрета, подключенного выходом к управляющему входу сдвигового регистра, запрещающий вход второго элемента запрета соединен с выходом формирователя импульсов, 5 информационные входы элементов запрета подключены к выходу второго триггера, счетный вход которого соединен с тактовым входом устройства, выход второго элемента запрета соединен с первым входом первого
10 триггера, вход сброса устройства подключен к входам сброса распределителя, первого триггера, сдвигового регистра и второго триггера.
Источники информации, принятые во внимание при экспертизе:
1. Селлерс Ф. Методы обнаружения ошибок в работе ЭЦВМ, М,, Мир, 1972.
2. Авторское свидетельство СССР
¹ 299841, кл. G 06 F 3/12, 1968.