Устройство для контроля микросхем
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советсиик
С©Ыиапиетичееин
Республик (61) Дополнительное к авт. свид-ву (51) М. Кл.
G 06 F 11/00 (22) Заявлено 17.01.77 (2l) 2446756/18-24
1 с присоединением заявки № (23) Приоритет
Государственный комитет
СССР но делам изобретений и открытий (53) УДК 681.326.7 (088.8) Опубликовано 25027 16оллетень № 7
Дата опубликования описания 2S0279 (72) Авторы изобретения
В.М. Ордынцев и 3. В. Лепешонкова
Pl) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ МИКРОСХЕМ вие, вызванное тем, что на входы проверяемой и эталонной микросхем подаются все состояния двоичного счетчика, хотя среди них имеются запрещенные состояния.
Целью изобретения является повышение быстродействия. оставленная цель достигается тем, что в устройство введены генератор одиночного импульса, ключ одиночного шага, блок исключения запрещенных состояний и два элемента ИЛИ, причем один вывод ключа одиночного шага соединен с источником питания, а другой вывод — co входом генератора одиночного импульса, выход которого соединен с первым входом первого элемента ИЛИ, выход элемента И соединен со вторым входом первого элемента ИЛИ, выход которого соединен со входом двоичного счетчика, выходы которого соединены со входами блока исключения запрещенных состояний и первой группы индикаторов, выходы проверяемой и эталонной микросхем соединены со второй и третьей группами индикаторов, выход блока сравнения соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом блока исключения запрещенных состояИзобретение относится к цифровой вычислительной технике, в частности к устройствам для проверки элементов цифровых вычислительных машин, например микросхем.
Известно устройство для контроля микросхем, содержащее эталонную микросхему, генератор импульсов, двоичный счетчик, блок сравнения, индикаторы (1).
Наиболее близким техническим решением к данному изобретению является устройство для контроля микросхем, содержащее генератор импульсов, двоичный счетчик, элемент И, эталонную микросхему, индикаторы, блок сравнения, ключ установки в исходное состояние, причем выход генератора импульсов соединен с первым входом элемента И, выходы двоичного счетчика соединены со входами проверяемой и эталонной микросхем, выходы которых соединены со входами блока сравнения ° один вывод ключа установки в исходное состояние соединен с источником питания, а другой вывод — с управляющими входами двоичного счетчика проверяемой и эталонной микросхем (2).
Недостатком известных устройств является недостаточное быстродейст< ii548981-
648981 ний, а выход соединен с вторым входом элемента И, а также тем, что блок исключения запрещенных состояний содержкт дешифратор, элемент ИЛИ и гереключатели, причем входы блока соединены со входами дешифратора,. выходы которого соединены соответственно 5 с первыми неподвижными контактами переключателей, вторые неподвижные контакты которых соединены с источником питания, подвижные контакты переключателей соединены со входами элемен- я та ИЛИ, выходы которого являются выходом блока.
На фиг. 1 представлена схем а устройства для контроля микросхем; на фиг. 2 — схема блока исключения за- ц прещенных состояний.
Устройство содержит проверяемую микросхему 1, зталонную микросхему 2, генератор импульсов 3, генератор 4 одиночного импульса, элемент ИЛИ 5, элемент И б, элемент ИЛИ 7, двоичный счетчик 8, ключ 9 одиночного шага, ключ 10 установки в исходное состояние, блок сравнения 11, индикаторы 12, 13 )4 и блок 15 исключения запрещенных состояний. При этом выход 5 генератора импульсов 3 соединен с первым входом элемента И 6, а второй вход элемента И 6 соединен с выходом элемента ИЛИ 5, у которого первый вход соединен с выходом блока сравне- 33 ния 11, а второй вход — c выходом блока 15 исключения запрещенных состояний, а выход элемента И 6 соединен с одним входом элемента ИЛИ 7, другой вход которого соединен с выходом генератора 4 одиночного импульса, а вход последнего соединен с ключом 9 одиночного шага. Выходы двоичного счетчика 8 соединены со входами проверяемой 1 и эталонной 2 микросхем, блока 15 исключ" íèÿ запрещенных состояний и первой группы индикаторов 12.
Выходы проверяемой микросхемы 1 соединены со входами блока сравнения 11 со входами второй группы индикаторов 13. Выходы эталонной микросхемы 2 соединены со входами блока сравнения 11 и входами третьей группы индикаторов 14. Управляющие входы двоичного счетчика 8, проверяемой 9) микросхемы 1 и эталонной микросхемы
2 соединены с ключом 10 установки в исходное состояние.
Блок исключения запрещенных сосгояний (см.фиг.2) состоит кз дешиф- 58 ратора 16 переключателей 17 и .элемента ИЛИ 18.
Подвижный контакт у каждого из переключателей 17 соединен со входом элемента ИЛИ 18. Один неподвижный контакт этого переключателя соединен с выходом дешифратора 16, а другой с источником питания.
Проверка микросхемы начинаетcH с включения ключа 10, При этом происходит сброс счетчика 8, проверяемой 65 и эталонной микросхем (если они этого требуют) в начальное состояние.
Индикатор 12 покажет нулевое состояние, соответcrâóþùåå комбинации логических уровней, поцанных на входы микросхем 1 и 2. Если при этом на выходах микросхем одинаковые комбинации логических уровней, то на индикаторах 13 и 14 показаны одинаковые числа, а блок сравнения 11 выдает на вход элемента HJiH 5 разрешающий сигнал, который поступает на вход элемента И б, и очередной импульс от генератора 3 проходит через элемент И б и элемент ИЛИ 7 на вход счетчика 8. Счетчик изменяет свое состояние на единицу. На входы микросхем 1 и 2 подается новая кодовая комбинация, и процесс идет, как и раньше. Если же блок сравнения 11 устанавливает, что комбинация логических уровней на выходе проверяемой микросхемы 1 не такая, как у эталонной микросхемы ?, то разрешающий сигнал на вход элемента И 6 не выдается. По показаниям индикаторов 12, 13 и 14 можно зарегистрировать логические уровни на входах и выходах микросхем.
Для продолжения проверки в этом случае необходимо включить ключ 9. Генератор 4 выдает один импульс, который изменяет состояние счетчика 8 на единицу, далее процесс повторяется.
Если проверяемая микросхема полностью соответствует эталонной, счетчик 8 находится в непрерывном движенит .
Если в таблице состояний проверяемой микросхемы некоторые состояния отсутствуют и являются запрещенными, так как создают неопределенное сочетание выходных логических уровней, то используется блок 15 исключения запрещенных состояиий.
Переключатели 17, соответствующие запрещенным состояниям, устанавливаются в положения, при которых выходы дешифратара 16 соединены со входами элемента И."И 18. При появлении на выходе счетчика 8 комбинации логических уровней, представляющей запрещенное состояние, на одном из выходов дешифратора 16 возникает разрешающий потенциал, который через соответствующий переключатель 17 и элементы ИЛИ
18 и 5 поступает на вход элемента И 6.
Благодаря этому очередной импульс от генератора 3 может пройти через элемент И 6 даже в том случае, если блок сравнения 11 не выдает разрешения изза несовпадения комбинаций на выходах проверяемой и эталонной микросхем, Частота следования импульсов, выдаваемых генератором 3, выбирается та, îé, чтобы до появления очередного импульса на входе элемента И 6 успевали закончиться переходные процессы в микросхемах, блоке сравнения б4898»
Формула изобретения
à — II
j il
L (й. г 2
ЦКИИПИ Заказ »59/48 Х Ipýl< 779 Подписное
Филиал ППП Патент, Г. Ужгород, ул. Проектная, 4 и элементе ИПИ 5 вызванные посту;.Лением предыдущего импульса В счетчик 8, Применение изобретения позволяет значитсльна ускорить проверку микросхем, поскольку процесс проверки полностью автоматизирован.
1. Устройство для контроля микро-схем, содержащее гекератор импульсов двоичный счетчик, элемент И, эталонную микросхему, индикаторы, блок сраВнения ключ устанОвки B исхОднОе состояние, причем выход генератора импульсов cîåäèíåH с первым входом элемента И, ВыхОДЫ ДВОичнОГО счет-=-ика сОединены со входами праверяемзй и эталОннОЙ ми.
В исхОднОе состояние соединен с ис а ДР =.Qki BbJHQ,H с управляющими Входами дваичнагQ счет-1ика, прОВеряемОЙ и эталОНIIo&i микросхем, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия, в устройства введены ГекератОр ОдинОчнОГО импульса ключ Оди— ночного шага, блок исключения запрещенных состОЯкий и Два элемента ИЛИ причем Один ВыВОд ключа ОдикОчнсга шага соединен с источником питания,. а другой Вывод — са входам геке-=тoра ОдинОчнОГО импульса; ВыхОд катО
РОГО СОЕДИНЕН С ПЕРВЫМ ВХОДОМ ПЕрвого .-элемента ИЛИ, выход элемента И соединен со вторым входом первого элемента-ИЛИ, выход которого соединен са входом .двои ного счетчика, выходы которого соединены со входами блока исключения запрещенных состояний и первой группы индикаторов, Выходы проверяемой и эталонной микросхем соединены со второй и третьей группами индикаторов, выход блока сравнения соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом блока исключения запрещенных состояний, а выход соединен со вторым входом элемента И.
2. Устройство по п.i, о т л ич а ю щ е е с я тем, что блок исключения запрещенных сОстОяний содержит дешифратор, элемент ИЛИ и переключатели, причем B:
Источники информации, принятые во внимание при экспертизе"
1. Авторское свидетельство СССР
Р 451994, G 06F 11/00,- 1973.
2. Электроника, 9 8, 1974, с. 65-67.