Делитель частоты
Иллюстрации
Показать всеРеферат
85Т342
ОП ИСАНИ
ИЗОБРЕТЕН И
К АВТОРСКОМУ СВИДЙТВЛЬСТВ
Союз Советских
Социалистических
Респубики (6!) Дополнительное к авт. свил-ву (22) Заявлено19.09.77 (2! ) 2542194/18
М, Кл, Я 06 !е 7/30
Н 03 К 23/00 с присоединением заявки N
Государстееииый комитет
СССР оо делам изобретений и открытий (23) ПриоритетОпубликовано 05.03. 79.Бюллетень №
УДК 681,3?5 (088.8) дата опубликования описания 10.03 (72} Автор изобретения
П. В. "..оловов
Рязанский радиотехнический институт (7 } Заявитель (54) ДЕЛИТЕЛЬ ЧАСТОТЫ
Изобретение относится к области автоматики и вычислительной техники и может быть использовано как автономное операционное звено, так и в составе частотноимпульсных вычислительных устройств.
Известен делитель часточъ, содержащий двоичный счетчик, схему переноса кода и схему задержки, причем выход старшего разряда счетчика через схему задержки управляет схемой переноса входного кода в двоичный счетчик (11 . В этом 1О устройстве входная частота подается на двоичный счетчик, при переполнении которого открывается схема переноса, через которую входной код Ках заносится в счетчик. Недостатком такого устройства являются большие динамические погрешности, обусловленные изменением входного кода от момента его переноса в счетчик до момента переполнения счетчика.
Известен такж» делитель частоты, содержащий суммирующий двоичный счетчик и компаратор, выход которого соединен с установкой 0" счетчика, выходы каждого разряда которого соединены со вхо-дами компаратора (2) .
В этом устройстве импульс выходной частоты „„() вх()
Hsx(t) появляется в момент достижения содержимым счетчика величины входного кода.
Недостатком этого устройства является возможное появление динамической ошибки по кодовому входу, если код изменяется в сторону уменьшения больше, чем на 1 младшего разряда.
llew изобретении — повышение точности работы делителя частоты.
Поставленная цель достигается тем, что делитель частбты; "содержащий сче гчик и первую схему сравнения, входы которой подключены к разрядным счетчикам и управляющим входам делителя частоты, дополнительно содержит вторую схему срав» кения и элемент ИЛИ, входы которого соединены с выходами схем сравнения, а выход подключен ко входам установки в
3 . 651342 4 нуль счетчика и выходу делителя частоты, сравнения 3. Условием ее срабатыва» входы второй схемы сравненйя соединены ния является соотношение с разрядными вьйсоМми сФетчЖЖ и N с Nc«q управляющими входами делителя частотМ. или (что то )ке самое)
На фиг. 1 приведены структурная схе- й, Ц,„ <О ма делителя частотьц;на фиг. 2 — вр4меиэ.
У соответствующее моменту времени Ф« ные диаграммы, поясняющие его работу.
Делитель частоты содержит двоичный (фиг. 2). суммирующий счетчик, счетны вход и 1, е ный вход .. : ..Таким образом данное устройство нйх режимаХ поведения во времени входтбтй увы, а выходы каждого разряда ного кода. ВыФо>ды этих каналов объедисхем сравнения и, выходы котоРых ж ИЛИ 4 -;"": " В прМ щешОМ Усчрй до м виход "которого соединен со входами уе- 1з ог соедини со входами у 1 мума снижены дйиамйческие погрешиостановки в =нуль счетчика и йства весниных двййн ас делйтелей частож они у и б и б . мОГУт дост>и! ать значительной величины.
Устройство работает следующим ра ГехникоэкОно>мичесиий аффект изобрете и м н 2» нияз юча я в в9аожнти брабо
Импульсы входной частоты И%а накап. ки кодового сигнала .Йщ практически с лишаются s счетчике 1; В зависимости любыми значениями первой производной. от характера изменения входного кода
Й@,можно выделить два режима работы- уу о Р>м У ла и з о б р е т е н и я а) Входной код не изменяется, либо изменается и сторону увеличения..с ао- . д, „ь „.,6, Ы ж чик и первую схему сравнения, входы ко ша"бм. р в " ед""ице младше p98p9 . тор и подюю >е> к раврдж,м Вх „&м ф "с>четчика и у правляющим входам делителя
В этом случае работа устройства ана-.; частоть», вход счетчика соединен со вхологична боте прототипа: код в счетчике логична работе протот достигает значения входного кода, срабатывает схема сравнения 2„. > рый,точности .работ@ делителя частоты, он о и я выходной импульс, кот> арий также обнуляет счетчик 1 (фиг. 2, моменсР вненйя и жемейт ИЛИ, входы котороты времени Q,Üs, «,,)....- ° б Входной код уменьшается с шагом, бол ни лад го аз ряда При ...а в 4 % ФЙецпочен ио входам установки . большими«единины ф адшего разряда ри о о да входйой: . . В, и® e и выходу делителя часэтом возможна ситуапия, когда входйо
icog скачком переходит иэ состояния их и состояния Кедр: «©, тоты, вхо Ы ВтоРой схемы сравнения соед д, минуя состоя щиены с разрядными выходами счетчика
>Мр4 в состояние М д<йди>, минуя состоя
М (2 мент времени«.-1 " + УпРавФМ и 4м входами делителя часВ с йтветствии с моделируютей: завйси45 мостъю (1) в данный момент времени . Источники и>нформапии, принятые во должен бы, выработатйся выходной ии-,;внймание при экспертизе пулы. Однако в извес>тнам устройстве .. .. 1. Тахванов Г. И. и др. О построении схема сравнения не срабатывает, так как импульсных моделей с обратной связью. не было ситуации Кват йс,ц,и счетчик 1 Сб. Аналоговая и аналого-цифровая выпродолжает подсчет импульсов частоты числительная техника М., МашиностроеУах до своего переполнения (показано ние, 1965, с, 101-102.
56 пунктиром на фиг. 2), и лишь в следую- . 2.1.D.Ма Ив $1ЯтнЮ Processing and щем цикле работы йоМляется импульс . Computation Using Putse - Rate ТесЪвыходной частоты. niguies The ЙоЖо and Е1есФиа1с Eng) В предложенном устройстве для исклю- macr,чоВ38,3@6 9ecembep, 1969,р.
5$, чения оиисанной ошибки служит схема Э (щзототип ), > б 51342 як
Яiг. f
111
1m е1 мо
011 оп
Ю
Р
F Рык
Составитель В. Березкин
Редактор Л. Утехина Техред 3. Фанта Корректор С. Шекмар
Заказ 1360/48 Тираж 779 Поддисйое
ЦН ИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушскаи наб., д., 4/5
Филиал ППП "Патент, г. Ужгород, ул. Проектная, 4