Устройство для распознавания сигналов

Иллюстрации

Показать все

Реферат

 

О Il И С A aa N а= <»652568

ИЗОБРЕТЕ Н ИЯ

Сеюа Соввтснмх

Сенмалнстнцвсннх

Рвснубгнн

К АВТОРСНОМУ СВИДЙТВЛЬСТВУ (61) Дополнительное к авт. свнд-ву(22) Заявлено 20. 12. 76 (21) 2433355/18-24 и (51) M. Кл. с присоединением заявки №вЂ”

6 06 F 15/36

Йа дэ ВтаанньФ ивмвтат

СССР

00 лаяан кзабратаккй а аткантаа (23) ПриоритетОпубликовано 15.03.79.6þëëåòeíü ¹ 10

Дата опубликования описания 15.03.79 (53) УДК681.327. . 12(088. 8) A. Ð. B. Гудонавичюс, П. П. Кемешис, А. Б. Читавичюс изобретения и В. В. Ястрамскас

Каунасский политехнический институт им. Антанаса Снечкуса

Pl) Заявитель (54) УСТРОЙСТВО ИЛЯ РАСПОЗНАВАНИЯ СИГНАЛОВ

Изобретение относится к технической кибернетике, в частности к устройствам дпя распознавания сигналов, и может быть нспопьзовано дпя диагностики состояний разпичных видов технических объектов.

Известны устройства дпя распознавания сигналов. ОднО из извествных устройств содержит последовательно соединенные коммутатор, соединенный через блок выдепеиия признаков с кпассификатором, подкшоченным к решающему бпоку, и поспедоватепьно соединенные блок обнаружения сигнапа и синхронизатор; при этом блок обнаружения сигнала соединен со входом устройства (11. Однако известное устройство характеризуется конструктивной спожностыо и невысокой надежностью распознавания. Известно и другое устройство, наиболее бпиэкое к изобретению, содержащее бпок усилении, вход которого соединен с приемником, сигнанов, а выход подкпючен и бпоку обнаружения сигнапа, соединенйому с 1

2 бпоком синхронизации, и через блок ком. мутации — к блоку выдепения признаков, выходы которого соединены с кпасси« фикатором, подкпюченным к решающему блоку, и блок нормализации сигналов (2$ Оно не имеет также высокой надежности распознавайия сигнапов. цепь изобретения состоит в повышении надежности распознавания. В описываемом устройстве это достигается тем, что в нем входы бпока нормапизации сигнапов соединены с бпоками усипения и синхронизации, а выходы подключены к бпокам коммутации и выдепения признаt5 ков. Кроме того, блок:нормализации сигналов содержит последовательно соединенные компаратор, логический узеп, вход которого через уэеп формирования сигналов запрета цодкпючен к узпу формирования, фазовой ппоскости сигнапа, интегратор, пороговый элемент и триг- гер, выход которого подкпючен к логическому уэну.

652568

Иа чертеже представлена блок-схема описываемого устройства.

Оно включает приемник сигналов 1, .блок усипения 2, блок коммутации 3, блок выделения признаков 4, классификатор 5, решающий блок 6, блок синхронизации 7, блок обнаружения сигнала

8, блок нормализации сигналов 9, содер-. жащий компаратор 10, погический узел

13„интегратор 12, пороговый элемент

13, триггер .14, узел формировании сигналов запрета 15 и узел формирования фаэовой плоскости сигнапа 16.

Импупьсный сигнал с приемника сигналов 1 после предварительного усиления в блоке 2 поступает одновременно на входы блока 3, компаратора 10, узла формирования фазовой плоскости сигнала 16 и блока обнаружения сигнала 8., При наничии входного сигнала бпок обнаружения сигнала 8, представпяюший детектор, фипьтр низких частот и пороговый элемент, вырабатывает постоянное напряжение, которое запускает мупь тивибратор блока 7. Вырабатйваемый мупьтивибратором импульс переводит триггер 14 в рабочий режим. Выходное напряжение триггера разрешает прохождение сигнала с компаратора 10 через узел 11 на интегратор 12 при условии, чу траектория движущейся точки (фазовое изображение) на фазовой плоскости не находится в запирающей зоне узна 16. Интегратор 12 вырабатывает напряжение, пропорционапьное времени пребывания изображающей точки исходного сигнала на фазовой нпоскости. Когда напряжение на входе интегратора остигает заданной величины, срабатывает пороговый эпемент 13, который переводит триггер 14 в исходный режим.

Таким образом, во время рабочего режима триггер 14 вырабатывает интервап измерения сигнала, который разрешает исходному сигнану поступать че- . рез блок 3 на блок 4 и осуществляет нормализацию как прерывных, так и непрерывных исходных сигнапов, характеризующих состояние разных видов технических объектов по длительности. В блоке выделения признаков 4, представпяющем собой посчедовательно соединенные узел формирования фазовых координат, узел формирования граничных гипер плоскостей фазовых изображений, узел подсчета пересечений фазовых иэображений с гиперппоскостями и узел интеграторов, н» выходах интег.риторов образуется напряжение, пропорционапьное числу пересечений изображений с граничными гиперплоскостями за интервал измерения исходного сигнапа и отражающее струк% турные свойства между фазовыми координатами.

Полученные напряжения используются в качестве признаков.

Блок 4 подает эти напряжения на классификатор 5, в котором с помощью пороговых погических схем эпементов эти напряжения — признаки сравниваются с напряжениями — признаками этапонных образов возможных ситуаций разпичных видов технических объектов. В бпоке 6 принимается решение о конкрет ном.входном сигнале и тем самым о состоянии анализируемого объекта.

Введение новых конструктивных связей и новое конструктивное выполнение блока нормапизации сигнапов позволяет существенно повысить надежность распознавания.

Формула изобретения

1. Устройство для распознавания сиг- . напов, содержащее блок усипения, вход которого соединен с приемником сигна36 пов, а выход подключен к бпоку обнаружения сигнала, соединенному с блоком синхронизации, и через блок комМутации— к блоку выделения признаков, выходы которого соединены с классификатором, 35 подключенным к решающему блоку, и блок нормапизации сигнапов, о т и ич а ю щ е е с я тем, что, с цепью повышения надежности распознавания, в

40 нем входы блока нормапизации сигналов соединены с бпоками усиления и синхронизации, а выходы подкпючены к 6покам . коммутации и выделения признаков.

2, Устройство по п,1, о т и и ч а ю— ш e e с я тем,чтоблокнормализациисигналов содержит поспедоватепьно соединенные компаратор, логический узел, вход которого через узел формирования сигналов запрета подключен к уэпу фор= мирования фазовой ппоскости сигнала, интегратор, пороговый элемент и триггер, выход которого подключен к погическому узпу.

Источники информации„ принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Мо 355621, кп. G 06 F 15/36, 1971.

2. Патент США Ио 3770892, кп. 179-1, 197 3, 652568

Составитель Т. Ничипорович

Редактор Л. Тюрина Техред С. Мигай Корректор 11. Пебопа

Заказ 1062/46 Тираж 779 Подписное

Ш&!ИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патенг", r. Ужгород, уп. Проектная, 4