Устройство для распознавания образов

Иллюстрации

Показать все

Реферат

 

О П И С А Н И Е ()652581

ИЗОЬЕИтИНИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6)) Дрполнительное к авт. свид-ву (22) 3asaaeHo 19.09.77(21) 2528 J 69/ 1824 с присоединением заявки № (23) Приоритет

Опубликовано 15.03.79.Бюллетень № 10

Дата опубликования описания 18.03.79

G 06 К 9/00

Государствеииый комитет

СССР оо делам изобретений и открытий (53) УДК 681.327, . 12(088.8) В. H. Ставицкий и С. К. Лапшин (72) Авторы изобретения (71) Заявитель (54) УСТРОЙСТВО ДЛЯ РАСПОЗНАВАНИЯ ОБРАЗОВ

Изобретение относится к технической кибернетике, в частности, к устройствам для распознавания образов, и может быть использовано в читающих автоматах, системах классификации электрических сигналов, представленных как в дискретной, так и в аналоговой форме, при решении задач распознавания большого количества классов электрических сигналов с высокой скоростью.

Известны устройства для распознавания образов, одно из которых содержит блок считывания, соединенный со входом функ- 10 ционального преобразователя, выход которого подключен к интегратору, пороговый элемент и блок адаптации (1). Однако известное устройство характеризуется трудностью достижения высокой разрешающей способности при распознавании большого

15 количества классов и из-за этого снижением надежности распознавания. Наиболее близким к изобретению является другое известное устройство, содержащее функциональный преобразователь, соединенный с блоком 2о считывания информации, подключенным к блоку синхронизации, и с интегратором, выход которого подключен к пороговому элементу, и блок памяти, соединенный с пороговым элементом и с блоком принятия решения (2) . Это устройство не имеет также достаточно высокой надежности распознавания. Цель изобретения заключается в повышении надежности распознавания. В описываемом устройстве это достигается тем, что оно содержит блоки коммутации, одни из которых соединены с функциональным преобразователем, а другие — со входом порогового элемента, и блоки формирования пороговых сигналов, выходы которых подключены к соответствующим блокам коммутации, соединенным с блоком синхронизации.

На чертеже представлена блок-схема описываемого устройства.

Оно включает блок считывания информации 1, функциональный преобразователь 2, выполненный в виде политрона с функциональными пластинами 3, блоки коммутации 4, блоки формирования пороговых сигналов 5 и б, пороговый элемент 7, интегратор 8, блок памяти 9, блок принятия решения 10, содержащий узлы адаптации 11, и блок синхронизации 12.

652581

Формула изобретения

3

С выхода блока 1 на вход функционального преобразователя 2 поступает входная функция в виде электрического сигнала, содержащего информативные признаки считываемого образа. На функциональных пластинах 3 с помощью одного из блоков 4 формируются граничные условия преобразования входной функции из напряжений, вырабатываемых блоком 5, причем считывание образа производится многократно, и каждому считыванию соответствует свой набор граничных условий. Указанное соответствие обеспечивается блоком синхронизации 12.

Количество считываний одного образа, а следовательно, и количество наборов граничных условий, может быть различным и зависит от сложности распознавания образа при выбранной степени надежности.

На выходе функционального преобразователя 2 появляется последовательность преобразованных функций, отражающих различные информативные признаки распознаваемого образа. Эта последовательность, пройдя через интегратор 8, поступает на один вход порогового элемента 7 уже в виде последовательности интегральных значений указанных функций. На другой вход порогового элемента 7 от блока 6 через блок 4 поступает последовательность значений пороговых сигналов. Каждому номеру последовательности интегральных значений соответствует свое значение порогового сигнала.

Это соответствие обеспечивается блоком син.хронизации 12. Пороговый элемент 7 производит сравнение между соответствующими значениями пороговых сигналов и интегральными значениями преобразованных входных функций. На выходе порогового элемента 7 появляется последовательность решений, записываемая в блок 9. После записи всех решений происходит смена образа, и цикл повторяется.

С выхода блока 9 вся,совокупность решений одновременно поступает на входы всех узлов адаптации 11 блока 10, каждый из которых принимает решение о принадлеж5 ности распознаваемого образа к одному из двух классов, причем в каждом узле 11 разделение происходит по различным критериям.

Совокупность решений узлов адапта10 ции 11 в виде двоичного кода представляет собой решение о принадлежности распознаваемого образа к одному из множества распознаваемых классов.

Устройство для распознавания образов, содержащее функциональный преобразователь, соединенный с блоком считывания информации, подключенным к блоку синхронизации, и с интегратором, выход которого подключен к пороговому элементу, и блок памяти, соединенный с пороговым элементом и с блоком принятия решения, отличающееся

25 тем, что, с целью повышения надежности распознавания, оно содержит блоки коммутации, одни из которых соединены с функциональным преобразователем, а другие— со входом порогового элемента, и блокй формирования пороговых сигналов, выходы которых подключены к соответствующим блокам коммутации, соединенным с блоком синхронизации.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 438028, кл. G 06 К 9/00, 1974.

2. Патент Японии № 49-12021, кл. 97 (7) НЗ, 1974.

Составитель Т. Ничипорович

Редактор Л. Тюрина Техред О. Луговая Корректор Д.Мельниченко

Заказ I06347 Тираж 779 Подписное

ПНИИПИ Государственного комитета СССР по делам изобретений и открьпий

I l 3035, Москва, )К-35, Раушская иаб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4