Дешифратор

Иллюстрации

Показать все

Реферат

 

(6)) дополиительиое к авт. саид-ву(22) ЗаЯвЛЕНо 1701.77 (21) 2444172/18-21

С П ИСОФДИИЮИИФМ ЗВЯВКИ И (53) М. Кл.

Н 03 К 13/243

5 06 7 5/02

Государетвеииий комитет

СССР ио делам изобретений и открытий (23) Приоритет(®) . 4 4 2 ).3 7 4,3 (088.8) (пу ликоввио 15037а ) юллетсиь Я 1

Датв Ощбликоввиия описания 150379

Б.Е.Гласко и А.К.Култыгин (54) ДЕШИФРАТОР

Изобретение относится к области автоматики и вычислительной техники и предназначено для использования в запоминающих устройствах.

Известны дешифраторы, в которых связи между входными и выходными шинами дешифраторной матрицы осуществляются при помощи диодов (1), K недостаткам этих дешифраторов относится низкая надежность.

Я

Наиболее близким техническим решением к изобретению являетсядешифратор, содержащий построенную в соответствии с ортогональной матрицей Адамара дешифраторную матоицу, .к каждому столбцу которой подключены две одноименные входные шины, а к каждой строке — две одноименные выходные шины, соединенные с соответствующей нагрузкой, а также резисторы (2). Недостатком их также является низкая надежность.

Цель изобретения — повышение надежности дешифратора.

Укаэанная цель достигается тем, что в дешифраторе, содержащем построенную в соответствии с ортогональной матрицей Адамара дешифраторную матрицу, к каждому столбцу которой подключены две одноименные входные шины, а к каждой строке— две одноименные выходные шины, соединенные с соответствующей нагрузкой, а также резисторы, в каждом узле дешифраторной матрицы столбец соединеч со строкой при помощи двух резисторов, причем связь одного знака в узле дешифраторной матрицы осуществлена включением первого резистора между первой входной шиной столбца и первой выходной шиной строки и второго резистора между второй входной шиной столбца и второй выходной шиной строки, а связь другого знака - включением первого резистора между второй входной шиной столбца и первой выходной шиной строки и второго резистора между первой входной шиной столбца и второй выходной шиной строки.

Принципиальная схема дешифратора представлена на чертеже и содержит дешифраторную .матрицу 1, построенную в соответствии с ортогональной матрицей Адамара, к каждому столбцу которой подключены две одноименные входные шины: 2-1, 2-2, 3-1 3-2, 4-1, 4-2, 5-1 5-2, а к каждой строке — две одноименные выходные шины—

6 1r 6 2r 7 1т 7 2т 8 li 8 2i 9" 1.

652706 4

Формула изобретения

4-2 Þ-f 5- Г

Филиал ППП Патент-- .., г.ужгород, ул. Проектная,4

9-2, соеци неннь е с соответствующей нагрузкой — 10,11,12,13. В дешифратор включены также резисторы 14-45, при- чем связь ОДЯОГО знака B узле де шифраторной матрицы 1 Осуществляется включением резистора, например 14, между входной шиной 2-1 и выходной шиной 6-1 и резистора 15 между входной шиной 2-2 и выходной шиной 6-2, а сВязь друГОГО зн Kа — Включением резистора, например 24 между входной шиной 3-2 и выходной шиной 7-1 и ре- 10 зистора 25 между входной шиной 3-1 и выходной шиной 7-2, Функционирование дешифратора осуществляется следующим образом.

При выборе нагрузки 10 сигналы по- 6 ложительной (отрицательной) полярности подаются.на входные шины 2-1, 3-1, 4-1 и 5-1, а нулевой потенциал — на входные шины 2-2, 3-2, 4-2, 5-2. В этом случае токи протекают через резисторы 14,16„18,20, суммируются в нагрузке 10 и через резисторы 15, 17„

19, 21 стекают к выходным шинам 2-2, 3-2„ 4-2, и 5-2. Токи в остальных нагрузках равны нулю. Например, для нагрузки 11 имеем: резисторы 22„ 24

25 и 26, 28 образуют делитель напряжения, определяющий потенциал, на одном зажиме нагрузки 11; резисторы

23,25 и 27,29 образуют делитель напряжения Определяющий пОтенциал на ВтОрОм зажиме наГрузки 11;

ПОСКОЛЬКУ ПОтЕНЦИапhl HB ВСЕХ ВХОД ных шинах ОдинакОвы и Все резистОры ймеют одинаковое сопротивление, то потенциалы на обоих зажимах нагруз- 35 ки 11 одинаковы и ток через него не протекает. При выборе нагрузки 11 сигналы .положительной, (отрицательной) полярности подаются на входные шины 2-1, 3-2; 4-1 и -2, а нулевой -40 потенциал — на входные шины 2-2, 3-1, 4-2, — 1. Лальнейиее функционирование дешифратора осуществляется аналогично.

Дешифратор, содержащий построенную в соответствии с ортогональной матрицей Адамара дешифраторную матрицу, к каждому столбцу которой подключены две одноименные входные шины, а к каждой строке — две одноименные выходные шины соединенные с соответствующей .нагрузкой, а также резисторы, отличающийся тем„ что, с целью повышения,надежности, в каждом узле дешифраторной матрицы столбец †..оединен со строкой при помощи двух резисторов, причем связь одного знака в узле дешифраторной матрицы осуществлена включением первого резистора между первой входной шиной столбца и первой выходной шиной строки и второго резистора между второй входной шиной столбца и второй выходной шиной

-строки, а связь другого знака включением первого резистора между второй входной шиной столбца и первой выходной шиной строки и второго резистора между первой входной шиной столбца и второй выходной шиной строки.

Источники информации, принятые во внимание при экспертизе 1. Самофалов К.Г. и др., Электронные цифровые вычислительные машины, Киев, Иэд. Выща школа, 1976, с.154. рис.87.

2.Con tantine,А Locx3-Sharing Matrix . 3 ю - ; 3 Ъ, 19% Р. 204

ЦНИИПИ Заказ 1077/54

Тираж 1059 Подписное