Двоичный счетчик импульсов

Иллюстрации

Показать все

Реферат

 

Союз Советскмх

Соцмалмстмчеоех

Респубпмк

ОП ИСАНИ

ИЗОБРЕТЕНИЯ ("тавзен 46-

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6l) Дополнительное к an. свил-ву (22) Заявлено23.11.76 (2)) 2422166/18-21 присоединением заявки №вЂ” (23) Приоритет—

2, (51) М. Кл.

Н 03 К 23/02

Гееуларатаеииый иемитет

СССР ее делам иэеаретеиий и открытий

Опубликовано 25.03.796юллетень 34 1 1 (53) УДК 621.374 (088.8) Дата опубликования описания 28.03.79 (72) Автор изобретения

Ф. Ф. Мингалеев (71) Заявитель (54) ДВОИЧНЫЙ СЧЕТЧИК ИМПУЛЬСОВ

Изобретение касается импульсной техники, а именно счетчиков цифровых вычислительных устройств.

Известен двоичный счетчик импульсов, содержащий триггеры с входными логическими элементами, выходы которых соединены с входами триггеров, блок сквозного переноса, состоящий из последовательно включенных логических элементов И вЂ” НЕ. Выходы логических элементов И вЂ” НЕ блока сквозного переноса соединены с входами входных логических элементов разрядов счетчика. В блоке сквозного переноса формируется прямое и инверсное значение сигнала переноса в каждый разряд счетчика (1).

Однако этот двоичный счетчик не обеспе- 15 чивает необходимого быстродействия и имеет сложный блок сквозного переноса.

Известен также двоичный счетчик импуль сов, содержащий триггеры с входными логическими элементами 2И вЂ” ИЛИ вЂ” НЕ, выходы которых соединены с входами триггеров, блок сквозного переноса, состоящий из последовательно включенных логических элементов 2И вЂ” ИЛИ вЂ” НЕ и И вЂ” НЕ. Выходы логических элементов 2И вЂ” ИЛИ вЂ” HE блока сквозного переноса соединены с входами входных логических элементов 2И вЂ” ИЛИ— — НЕ четных разрядов счетчика. Счетчик содержит также логический элемент И вЂ” НЕ, вход которого соединен с источником сигналов обнуления, а выходы подключены к входам триггеров четных разрядов и входам входных логических элементов

2И вЂ” ИЛИ вЂ” НЕ нечетных разрядов. Соответствующие выходы триггеров нечетных разрядов соединены с входами логических элементов И вЂ” НЕ блока сквозного переноса, а выходы триггеров четных разрядов соединены с входами логических элементов

2И вЂ” ИЛИ вЂ” HE блока сквозного переноса.

В блоке сквозного переноса формируется прямое или инверсное значение сигнала пе.реноса в каждый разряд счетчика (2).

Однако схема этого двоичного счетчика импульсов сложна.

Цель изобретения — упрощение счетчика.

Это достигается тем, что в предложенном двоичном счетчике импульсов, содержащем триггеры с входными логическими элемента653746 ми 2И вЂ” ИЛИ вЂ” НЕ, выходы которых соединены с входами триггеров, блок сквозного переноса, состоящий из последовательно включенных логических элементов И вЂ” НЕ и входного элемента И вЂ” НЕ, выходы блока сквозного переноса попарно соединены с первыми и вторыми входами логических элементов 2И вЂ” ИЛИ вЂ” НЕ нечетных разрядов, шина обнуления через логический элемент

И вЂ” НЕ подключена к первым и третьим входам логических элементов 2И вЂ” ИЛИ вЂ” НЕ четных и нечетных разрядов соответственно, прямой выход триггера каждого разряда соединен с четвертым в нечетном и с вТорым в четном входом элемента 2 И вЂ” ИЛИ вЂ” НЕ данного разряда, инверсный выход триггера нечетных разрядов соединен с пятым входом логического элемента 2И вЂ” ИЛИ вЂ” НЕ данного разряда, к третьим и четвертым входам логических элементов 2И вЂ” ИЛИ вЂ” НЕ четных разрядов подключены соответствующие шины инверсного сигнала переноса в последующий разряд, а к пятым .и шестым входам — соответственно шины прямого сигнала переноса в предыдущий разряд и прямой выход триггера предыдущего разряда. В блоке сквозного переноса формируется прямое и инверсное значение сигнала переноса только в нечетные разряды счетчика. В блоке сквозного переноса сложные логические элементы 2И вЂ” ИЛИ вЂ” НЕ заменены на простые логические элементы И вЂ” HE, что упрощает схему счетчика.

На чертеже приведена структурная электрическая схема двоичного счетчика импульсов.

Счетчик содержит функционально полные триггеры 1 — 4 (разряды). Они состоят из вспомогательного и основного триггера (не показаны), что определяет следующие свойства всех разрядов счетчика: сигнал, подаваемый на вход функционального полного триггера, изменяет его состояние на время следующего такта, после окончания такта триггер автоматически обнуляется, если на входе нет никаких управляющих сигналов. В состав счетчика также входит блок

5 сквозного переноса, состоящий из последовательно включенных логических элементов

И вЂ” НЕ, входные логические элементы 6 — 9

2И вЂ” ИЛИ вЂ” НЕ и логический элемент 10

И вЂ” НЕ, на вход которого подается сигнал обнуления. Входные импульсы поступают на вход блока 5. Выходные сигналы снимают с прямых выходов разрядов счетчика. Выходы разрядов счетчика имеют естественные веса: 2О, 2, 2, 23. Они соединены с соответствующими входами триггеров 1 — 4. Выходы ло-ических элементов И вЂ” НЕ блока 5 соединены с входами логических элементов 6

8 нечетных разрядов 1, 3 счетчика. К входам логических элементов 7, 9 четных разрядов 2, 4 счетчика подключены шина инверсного сигнала переноса в последующий (третий) разряд, шина прямого сигнала переноса в предыдущий (первый) разряд и прямой выход триггера предыдущего (первого) разряда счетчика. Источник сигналов обнуления через логический элемент 10 подключен к входам логических элементов 6 — 9.

Счетчик работает следующим образом.

1О Импульс источника сигналов обнуления поступает на вход логического элемента 10, сигнал с выхода которого запрещает регенерацию содержимого разрядов 1 — 4 счетчика. Все разряды счетчика обнулены. Входные импульсы, поступающие на блок 5 суммируются в двоичном счетчике. Первый входной импульс через элемент 6 производит запись единицы на триггер 1 первого разряда счетчика. На остальных триггерах счетчика происходит регенерация. Состояние счетчика будет 0001. Второй импульс через элемент 7 производит запись единицы на триггер 2 второго разряда счетчика и запрещает регенерацию триггера 1 первого разряда счетчика. На остальных триггерах счетчика

25 происходит регенерация. Состояние счетчика — 0010. Третий импульс через элемент 6 производит запись единицы на триггер 1 первого разряда счетчика. На остальных триггерах счетчика происходит регенерация.

Состояние счетчика.— 0011. Четвертый импульс через два последовательно включенных логических элемента И вЂ” НЕ блока 5 и элемент 8 производит запись единицы на триггер 3 третьего разряда счетчика и на входах элементов 6, 7 запрещает регенераз цию триггеров 1, 2 первого и второго разряда счетчика. На остальных триггерах счетчика происходит регенерация. Состояние счетчика — 0100. Пятый импульс через элемент 6 производит запись единицы на триггер 1 первого разряда счетчика. На остальных триггерах счетчика происходит регенерация.

Состояние счетчика — 0101. При поступлении последующих импульсов на вход блока 5 работа двоичного счетчика происходит аналогично.

Формула изобретения

Двоичный счетчик импульсов, содержащий в каждом разряде триггер с логическим элементом 2И вЂ” ИЛИ вЂ” НЕ на входе, блок сквозного переноса, состоящий из последовательно включенных логических элементов

И вЂ” HE и входного элемента И вЂ” НЕ, выходы блока сквозного переноса попарно соедине55 ны с первыми и вторыми входами логических элементов 2И вЂ” ИЛИ вЂ” НЕ нечетных разрядов, шина обнуления через логический элемент И вЂ” НЕ подключена к первым и третьим входам логических элементов 2И—

653746

Составитель 3. Шишкова

Редактор А. Шмелькин Техред О. Луговая Корректор А. Гриценко

Заказ 1309/43 Тираж 1059 Подписное

1дНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, )К35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4 †ИЛИ вЂ четных и нечетных разрядов соответственно, прямой выход триггера каждого разряда соединен с четвертым в нечетном и с вторым в четном входом элемента

2И вЂ” ИЛИ вЂ” НЕ данного разряда, инверсный выход триггера нечетных разрядов соединен с пятым входом логического элемента 2И— — ИЛИ вЂ” НЕ данного разряда, отличающийся тем, что, с целью упрощения счетчика, к третьим и четвертым входам логических элементов 2И вЂ” ИЛИ вЂ” НЕ четных разрядов подключены соответствующие шины инверсноro сигнала переноса в последующий разряд, а к пятым и шестым входам — соответственно шины прямого сигнала переноса в предыдущий разряд и прямой выход триггера предыдущего разряда.

Источники информации, принятые во внимание при экспертизе

1. Заявка ФРГ Мо 2217633, кл. 21 а 36/22, 1974.

10 2. Заявка Ма 2326734/21, кл. Н 03 К 23/02, 1976, по которой, принято решение о выдаче авторского свидетельства.