Устройство выделения опорного сигнала

Иллюстрации

Показать все

Реферат

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалист иц вских

Республик (61) Дополнительное к авт. свид.-ву— (22) Заявлено16Q3.77 (21) 2462733/18-09 с присоединением заявки № (23) Приоритет—

Опубликовано25.03.79.Бюллетень № 1 1

Дата опубликования описания25 03 7g

Гасударственная каатет

СССР па делам изабретекий н открыткй (72) Автор изобретения

В. Г. Григорьев

Ленинградский электротехнический институт связи им. проф. M. A. Бонч-Бруевича (71) Заявитель (54) УСТРОЙСТВО ВЫДЕЛЕНИЯ ОПОРНОГО СИГНАЛА

Изобретение относится к электросвязи и может использоваться в модемах для передачи данных, в которых применены сигналы

АМ, ФМ и ФАМ.

Известно устройство выделения опорного сигнала, содержащее первый блок добавления — вычитания, перемножитель, первый вход которого является входом устройства, а второй вход через последовательно соединенные первый делитель частоты и второй блок добавления — вычитания соединен с выходом задающего генератора, а выход перемножителя соединен с входом фильтра, а также последовательно соединенные огра ничитель и блок формирования импульсов, другой вход которого соединен с выходом блока тактовых колебаний, а выход — с первым входом первого фазового различителя, другой вход которого соединен с выходом второго делителя частоты (1).

Однако в таком устройстве большие искажения выделяемых колебаний.

Цель изобретения — уменьшение искажения выделяемых колебаний.

Для этого в устройство выделения опорного сигнала, содержащее первый блок добавления — вычитания, перемножитель, первый вход которого является входом устройства, а второй вход через последовательно соединенные первый делитель частоты и второй блок добавления — вычитания соединен с выходом задающего генератора, а выход перемножителя соединен с входом фильтра, а также последовательно соединенные ограничитель и блок формирования импульсов, другой вход которого соединен с выходом блока тактовых колебаний, а выход — с пер10 вым входом первого фазового различителя, другой вход которого соединен с выходом второго делителя частоты, введены второй фазовый различитель, адаптивный корректор, блок памяти, четыре делителя частоты, 15 два блока запрета, два дешифратора, четыре реверсивных счетчика, коммутатор и преобразователь код-частота, причем выход фильтра соединен с входом блока тактовых колебаний и через адаптивный корректор с

20 .входом ограничителя, выход блока формирования импульсов соединен с первым входом второго фазового различителя, второй вход которого соединен через последовательно соединенные третий делитель частоты, 653758 первый блок добавления — вычитания и четвертый делитель частоты с выходом задающего генератора, выходы второго фазового различителя соединены с входами первого реверсивного счетчика, первый выход которого соединен с первыми входами коммутатора и первого блока запрета, а также с вторым входом первого блока добавлениявычитания, второй выход первого реверсивного счетчика соединен с вторыми входами коммутатора и первого блока запрета, а также третьим входом первого блока добавления-вычитания, первый вход которого соединен с входом второго делителя частоты, выход которого соединен с входом пятого делителя частоты, выходы которого через первый дешифратор соединены с одним входом второго реверсивного счетчика, другими входами соединенного с выходами первого блока запрета, и с первым входом второго блока запрета, друзгой вход которого соединен с выходом второго дешифратора, соединенного с третьим входом первого блока запрета, а выход второго блока запрета через блок памяти соединен с третьим входом коммутатора, четвертый и пятый входы которого соединены с выходами первого фазового различителя, соединенными через третий реверсивный счетчик с одними входами второго блока добавления-вычитания, другие входы которого соединены с первым и вторым выходами преобразователя кодчастота непосредственно и через шестой делитель частоты соответственно, причем один вход преобразователя код-частота соединен с выходом задающего генератора, а другие входы через четвертый реверсивный счетчик соединены с выходами коммутатора, при этом выходы второго реверсивного счетчика соединены с входами второго дешифратора

На чертеж" дана структурная электрическая cveма предлагаемого устройства выделения опорного сигнала.

Устройство содержит первый блок 1 добавления-вычитания, перемножитель 2, первый вход которого является входом 3 устройства, а второй вход через последовательно соединенные первый делитель 4 частоты и второй блок 5 добавления-вычитания соединен с выходом задающего генератора 6, а выход перемножителя 2 соединен с входом фильтра 7, а также последовательно соединенные ограничитель 8 и блок 9 формирования импульсов, другой вход которого соединен с выходом блока 10 тактовых колебаний, а выход — с первым входом первого фазового различителя 11, другой вход которого соединен с выходом второго делителя 12 частоты, второй фазовыи различитель 13, адаптивный корректор 14, блок 15 памяти, четыре делителя 16 — 19 частоты, два блока 20 и 21 запрета, два дешифратора 22 и 23, четыре реверсивных счетчика

20 гз

З5

4

24 — 27, коммутатор 28 и преобразователь

29 код-частота, причем выход фильтра 7 соединен с входом блока 10 тактовых колебаний и через адаптивный корректор 14 с входом ограничителя 8, выход блока 9 формирования импульсов соединен с первым входом второго фазового различителя 13, второй вход которого соединен через последовательно соединенные третий делитель 16 частоты, первый блок добавления вычитания и четвертый делитель 17 частоты с выходом задающего генератора 6, выходы второго фазового различителя 13 соединены с входами первого реверсивного счетчика 24, первый выход которого соединен с первыми входами коммутатора 28 и первого блока 20 запрета, а также с вторым входом первого блока 1 добавления-вычитания, второй выход первого реверсивного счетчика

24 соединен с вторыми входами коммутатора 28 и первого блока 20 запрета, а также третьим входом первого блока 1 добавления-вычитания, первый вход которого соединен с входом второго делителя 12 частоты, выход которого соединен с входом пятого делителя 18 частоты, выходы которого через первый дешифратор 22 соединены с одним входом второго реверсивного счетчика 25, другими входами соединенного с выходами первого блока 20 запрета, и с первым входом второго блока 21 запрета, другой вход которого соединен с выходом второго дешифратора 23, соединенного с третьим входом первого блока 20 запрета, а выход второго блока 21 запрета через блок 15 памяти соединен с третьим входом коммутатора 28, четвертый и пятый входы которого соединены с выходами первого фазового различителя 11, соединенными через третий реверсивный счетчик 26 с одними входами второго блока 5 добавления-вычитания, другие входы которого соединены с первым и вторым выходами преобразователя 29 код-частота непосредственно и через шестой делитель 19 частоты соответственно, причем один вход преобразователя 29 кодчастота соединен с выходом задающего генератора 6, а другие входы через четвертый реверсивный счетчик 27 соединены с выходами коммутатора 28„при этом выходы второго реверсивного счетчика 25 соединены с входами второго дешифратора 23, кроме того выход 30 устройства.

Устройство работает в режиме вхождения в синхронизм и в установившемся режиме.

Режим вхождения в синхронизм можно разбить на два этапа. Первый — устранение влияния расхождения частот и второй— подгонка фазы опорного колебания. Основное влияние на работу устройства оказывает третье кольцо автоподстройки, образованное каскадным соединением перемножителя 2, фильтра 7, адаптивного корректо653758 ра 14, ограничителя 8, блока 9 формирования, второго фазового различителя 13, третьего делителя 16, первого блока 1 добавления-вычитания, коммутатора 28, четвертого реверсивного счетчика 27, преобразователя

29, второго блока 5 добавления-вычитания и первого дел и тел я 4.

Входной сигнал попадает на вход перемножителя 2. Фильтром 7 выделяется требуемая боковая полоса, и сигнал проходит через адаптивный корректор 14, после чего ограничивается по амплитуде ограничителеи

8. В блоке 9 формирования, в каждом единичном интервале формируется короткий импульс, положение которого определяется положением первого фронта или нулевого пересечения наполняющего колебания следуюшего после тактового импульса, поступающего от блока 10 тактовых колебаний. Положение импульса сравнивается во втором фазовом различителе 13 с фазой колебания, поступающего от третьего делителя 16 частоты. Результат сравнения используется для устранения различия по фазе, для чего подается через первый реверсивный счетчик 24 на первый блок 1 добавлениявычитания. Возможность подгонки по фазе выбирается так, чтобы можно было отслеживать различие по фазе, возникавшее при любых возможных расхождениях частот в канале. При наличии расхождения частот на знаковом выходе первого реверсивного счетчика 24 будут преобладать сигналы какой-либо одной полярности. Эти сигналы через коммутатор 28 и четвертый реверсивный счетчик 27 попадают на преобразователь 29, который обеспечивает совместно с шестым делителем 19 частоты подачу на второй блок 5 добавления-вычитания последовательности импульсов с частотой, равной (с точностью до половины величины шага по частоте) величине расхождения частот несушего колебания и выделяемого опорного колебания, снимаемого с выхода второго делителя 12 частоты, управление коммутатором 28 осушествляется с выхода блока 15 памяти, сигнал на выходе которого свидетельствует о наличии расхождения «астот, превышающем полосу захвата первого фазового кольца. Первое фазовое кольцо состоит из перемножителя 2, фильтра 7, адаптивного корректора 14, ограничителя 8, блока 9 формирования, первого фазового различителя 11, третьего реверсивного счетчика 26, второго блока 5 добавления-вычитания и первого делителя 4.

55

Сигнал о наличии расхождения формируется на выходе второго дешифратора 23, в зависимости от состояния второго реверсивного счетчика 25 в конце интервала времени, определяемого сигналом от первого дешифратора 22, подключенного к пятому делителю 18 частоты.

З0

Работа этой части схемы начинается по поступлению импульса установки на второй реверсивный счетчик 25 от первого дешифратора 22. На входы второго реверсивного счетчика 25 подаются сигналы о фазовом различии с выхода первого реверсивного счетчика 24 через первый блок 20 запрета. При наличии преобладания. в подаваемых сигнал".õ, . что свидете.льствует о расхождении частот, превышающем возможности захвата первого фазового кольца, второй реверсивный счетчик 25 до конца заданного интервала наполняется, в результате чего на выходе второго дешифратора 23 возникает сигнал запрета поступления дальнейших сигналов на второй реверсивный счетчик 25. В конце заданного интервала этот сигнал считывается в блок 5 памяти через второй блок 2! запрета по импульсу, поступающему от первого дешифратора 22. После записи результата сравнения в блок !5 памяти сразу же происходит установка ВТо рого реверсивного счетчика 25 в нсходное состояние, в результате чего сигнал запрета снимается с первого блока 20 запрета и начинается новая проба наличия расхождения частот. После устранения расхождения частот до величины меньшей полосы захватя первого фазового кольца, первое фазовое кольцо производит подгонку фазы принимаемого сигнала к фазе выделяемого опорного колебания. Фаза принимаемого сигнала сравнивается с фазой колебания от второго делителя 12 в первом фазовом различителе 11. Результат сравнения через третий реверсивный счетчик 26 подается на второй блок 5 добавления-вычитания, что обеспечивает вхождение устройства в синхронизм.

После вхождения в сиихронизм, роисхо. дит изменение сиена 10 на выходе блока 15 памяти. На преобразователь 29 будут подаваться сигналы управления от первого фазового различителя 11. Это обеспечива T установку значения частоты сигналя подстройки, поступающего от преобразователя 29. обеспечивающего отсутствие преобладаний на выходе первого фазового различителя 1 1, что обеспечивает первым фазовым кольцом только фазовых, а не частотных отклонений несущего колебания сигнала от опорного колебания (в пределах половины шага по частоте преобразователя 29).

Уменьшение фазовых качаний выделенного опорного колебания по отношению к сигналу позволяет увеличить помехоустойчивость модема передачи данных, величина выигрыша составляет 1,5 — 2 дБ.

Устройство с адаптивным корректором 14 позволяет увеличить помехозашишен ность до 5 — -6 дБ.

653758

Формула изобретения

Составитель В. Белякович

Редактор Л. Гребенникова Техред О. Луговая Корректор А. Гриценко

Заказ 1310/43 Тираж 774 Подписное

ЫНИИПИ Государственного комитета СССР по делам изобретений и открытий

1 1 3035, Москва, Ж-35, Раушская наб, д. 4/5

Филиал ППП «Патент», r. Ужгород, ул. Проектная, 4

Устройство выделения опорного сигнала, содержащее первый блок добавления — вычитания, перемножитель, первый вход кото- 5 рого является входом устройства, а второй вход через последовательно соединенные первый делитель частоты и второй блок добавления-вычитания соединен с выходом задающего генератора, а выход перемножителя соединен с входом фильтра, а также последовательно соединенные ограничитель и блок формирования импульсов, другой вход которого соединен с выходом блока тактовых колебаний, а выход — с первым входом первого фазового различителя, другой вход которого соединен с выходом второго делителя частоты, отличающееся тем, что, с целью уменьшения искажения выделяемых колебаний, введены второй фазовый различитель, адаптивный корректор, блок памяти, четыре делителя частоты, два блока запрета, два дешифратора, четыре реверсивных счетчика, коммутатор и преобразователь код-частота, причем выход фильтра соединен с входом блока тактовых колебаний и через адаптивный корректор с входом ограничителя, выход блока формирования импульсов соединен с первым входом второго фазового различителя, второй вход которого соединен через последовательно соединенные третий делитель частоты, первый блок добавления-вычитания и четвертый делитель частоты с выходом задающего генератора, выходы второго фазового различителя соединены с входами первого реверсивного счетчика, первый выход которого соедииен с первыми входами коммутатора и первого блока запрета, а также с вторым входом первого блока добавления-вычитания, второй выход первого реверсивного счетчика соединен с вторыми входами коммутатора и первого блока запрета, а также третьим входом первого блока добавления-вычитания, первый вход которого соединен с входом второго делителя частоты, выход которого соединен с входом пятого делителя частоты, выходы которого через первый дешифратор соединены с одним входом второго реверсивного счетчика, другими входами соединенного с выходами первого блока запрета, и с первым входом второго блока запрета, другой вход которого соединен с выходом второго дешифратора, соединенного с третьим входом первого блока запрета, а выход второго блока запрета через блок памяти соединен с третьим .входом коммутатора, четвертый и пятый входы которого соединены с выходами первого фазового различителя, соединенными через третий реверсивный счетчик с одними входами второго блока добавления-вычитания, другие входы которого соединены с первым и вторым выходами преобразователя код-частота непосредственно и через шестой делитель частоты соответственно, причем один вход преобразователя код-частота соединен с выходом задающего генератора, а другие входы через четвертый реверсивный счетчик соединены с выходами коммутатора, при этом выходы второго реверсивного счетчика соединены с входами второго дешифратора.

Источники информации, принятые во внимание при экспертизе

1. Патент США Мо 3803492, кл. Н 04 L 27!10, 1974.