Устройство для формирования синхронизирующих импульсов при воспроизведении информации с магнитного носителя

Иллюстрации

Показать все

Реферат

 

Союз Советскнх

Соцналнстнческнх

Республнк

О П И С А Н И E (>657455

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВНДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 24.03.76 (21) 2344028/18-10 с присоединением заявки №вЂ” (23) Приоритет— (5l) М. Кл, б 11 В 5/00

Государственный комитет

СССР по делам иэооретений и открытий (53) УДК 534.852 (088.8) Опубликовано 15.04.79. Бюллетень № 14

Дата опубликования описания /б.OO,УУ (72) Автор изобретения

Э. Г. Г россет (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СИНХРОНИЗИРУЮЩИХ

ИМПУЛЬСОВ ПРИ ВОСПРОИЗВЕДЕНИИ ИНФОРМАЦИИ

С МАГНИТНОГО НОСИТЕЛЯ

Изобретение относится к области приборостроения и может быть использовано в технике цифровой магнитной записи.

Наиболее близким к изобретению по технической сущности является устройство для формирования синхронизирующих импульсов при воспроизведении информации с магнитного носителя, содержащее фазовый детектор, один из входов которого соединен с выходом генератора импульсов, блок преобразования длительности импульса в амплитуду, выход которого подключен к входу блока памяти, подключенного выходом к входу генератора импульсов (1).

Недостатком известного устройства является низкая надежность из-за изменения частоты генератора, настраиваемого напряжением, вырабатываемым с помощью импульсов детектора в случае пропадания части импульсов на входах фазового детектора.

Целью изобретения является повышение надежности работы устройства.

Это достигается тем, что предлагаемое устройство снабжено двумя блоками задержки, тремя блоками совпадения, блоком определения допустимого рассогласования и бло2 ком установки режима работы устройства, причем выходы фазового детектора подключены к входам блока определения допустимого рассогласования и входам блока задержки, выходы которых подключены к другим входам блока определения допустимого

5 рассогласования и к первым входам первых двух блоков совпадения, вторые входы которых подключены к выходу третьего блока совпадения. выходы двух блоков совпадения подключены к входам блока преобразования длительности импульса в амплитуду, входы третьего блока совпадения подключены к выходу блока определения допустимого рассогласования импхльсов и к выходу блока уста новки режи ма работы устройства. Кроме того, блок определения допустимого рассогласования импульсов может быть выполнен из четырех сборок, трех блоков совпадения, трех блоков задержки, трех триггеров, причем выход первой сборки, входы которой подключены к выходам фазового детектора, подключен к первым входам первого и второго блоков совпадения, выход llcpBol 0.1ока совпадс. ния подключен к установочным входам первого и второго триггеров через первый блок за657455

Формула изобретения

so

5з дсржки — к входу «сброс» второго триггера, выход которого подключен ко второму входу второго блока совпадения, выход которого подключен к установочному входу третьего триггера, выход первого триггера подключен через второй блок задержки ко второму входу первого блока совпадения, входы второй сборки соединены со входами фазового детектора, выходы второй и третьей сборок подключены к входам третьего блока совпадения, выход которого подключен к входу «сброс» третьего триггера, через четвертую сборку — к входу «сброс» первого триггера, а выход первого триггера подключен через третий блок задержки к входу. четвертой сборки.

На фиг. 1 изображена блок-схема описываемого устройства; на фиг. 2 — блоксхема блока определения допускаемого рассогласования импульсов.

Устройство содержит фазовый детектор 1, генератор импульсов 2, управляемый напряжением, блоки задержки 3 и 4, блоки совпадения 5, 6, блок 7 определения допустимого рассогласования импульсов на входах фазового детектора, блок совпадения

8, блок 9 преобразования длительности импульса в амплитуду, блок памяти 10, блок ! I установки режима работы устройства.

На фиг. 2 обозначено: 12 — сборка, 13 и 14 — блоки совпадения, 15 и 16 триггеры, 17, 18 и 19 -- блоки задержки, 20 — триггер, 21, 22, 23 — сборки, 24 блок совпадения, 25 — источник импульсов.

Работает устройство следующим образом.

В случае несвоевременного появления импульсов на одном из входов фазовый детектор 1 выдает широкие сигналы, поступаюшис через один из блоков задержки 3 или

4 на входы блоков совпадения 5 или 6. Блок

7 определения допустимого рассогласования импульсов вырабатывает сигналы, запрсшаюгцие прохождение сигналов с выхоза блоков задержки 3, 4 через блоки совпадсгпзя 5, 6. Блок 11 установки режима работы выдает в режиме начальной настройки устройства сигнал, обеспечивающий прохождсние через блоки совпадения 5 и 6 curIÿëов любой длительности. Это обеспечивает изменение частоты и фазы импульсов генератора импульсов 2 при значительном псрв<шачальном рассогласовании моментов поступления импульсов на входе фазового детектора 1. На входы блока сборки 12 поступают импульсы с выходов фазового дете кто р а 1.

Импульсы с выхода сборки 12 поступают на блоки совпадения 13, 14. Импульс с выхода блока совпадения 13 взводит триггеры 15 и 16 и поступает через блок задержки 17 на вход «сброс» триггера 16. Триггер 15 в установленном состоянии сигналом, подаваемым через блок задержки 18, запрещает повторное взведение триггеров 15, 3

26

2$ зо

3S

16 в течение времени, определяемого временем задержки блока задержки 19. Триггер 15, блок задержки 18 и блок совпадения 13 обеспечивают однократное взведение триггера 16 в течение сигнала значительной длительности с выхода сборки 12. Триггер 16 после установки выдает на вход блока совпадения 14 сигнал с уровнем, запрещающим на время, определяемое временем задержки блока задержки 17, прохождение сигналов через блок совпадения !4. То есть, если выходной сигнал сборки имеет длительность меньше определяемой величины (определяемой временем задержки блока задержки 17), то триггер 20 остается в сброшенном состоянии, и блоки совпадения 5, 6 пропустят сигналы, изменяющие частоту и фазу генератора импульсов 2.

Если выходной сигнал сборки 12 имеет длительность больше определенной величины, то триггер 20 установится в состояние, когда запрещено прохождение импульсов через блоки совпадения 5, 6. Сигнал с выхода триггера 15, пройдя через блок задержки

19 и блок сборки 21, сбрасывают триггер 15.

Это разрешает повторное взведение триггеров 16 и 20. На вход сборки 22 поступают те же импульсы, что и на входы фазового детектора 1. На входы сборки 23 импульсы с выходом блоков задержек 3 и 4.

Схема совпадения 24 выдает импульс, сбрасывающий триггер 15, при наличии импульса на выходе сборки 22 и отсутствии сигнала на выходе сборки 23.

Устройство может выполнять свои функции без источника импульсов 25.

На фиг. 1 и 2 не показаны инверторы, которые могут быть необходимы для согласования полярности сигналов.

Описанное устройство не изменяет частоту и фазу вырабатываемых импульсов при исчезновении или несвоевременной выработке импульсов на одном из входов фазового детектора, способно работать при записи информации любым известным способом и обладает повышенной надежностью работы.

1. Устройство для формирования синхронизирующих импульсов при воспроизведении информации с магнитного носителя, содержашее фазовый детектор, один из входов которого соединен с выходом генератора импульсов, блок преобразования длительности импульса и амплитуду, выход которого подключен к входу блока памяти, подключенного выходом к входу генератора импульсов, отличающееся тем, что, с целью повышения надежности работы устройства, оно снабжено двумя блоками задержки, тремя блоками совпадения, блоком определения допустимого рассогласования и блоком установки режима работы устройства, 657455

Риги

Составитель В. Мусаэлян

Редактор С. Хейфиц Техред О. Луговая Корректор М. Пожо

Заказ 1802/49 Тираж 680 Подписное

ЫНИИПИ Государственного комитета СССР по делам изобретений и открытий

I! 3035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4 причем выход фазового детектора подключен к входам блока определения допустимого рассогласования и выходам блока задержки, выходы которых подключены к другим входам блока определения допустимого рассогласования и к первым входам первых

S двух блоков совпадения, вторые входы которых подключены к выходу третьего блока совпадения, выходы двух блоков совпадения подключены к входам блока преобразования длительности импульса в амплитуду, входы третьего блока совпадения подключены к выходу блока определения допустимого рассогласования импульсов и к выходу блока установки режима работы устройства.

2. Устройство по п. 1, отличающееся тем, что блок определения допустимого рассогласования импульсов выполнен из четырех сборок, трех блоков совпадения, трех блоков задержки и трех триггеров, причем выход первой сборки, входы которой подключены к выходам фазового детектора, подключен к первым входам первого и второго блоков совпадения, выход первого блока совпадения подключен к установочным входам первого и второго триггеров, через первый блок задержки — к входу «сброс» второго триггера, выход которого подключен ко второму входу второго блока совпадения, выход которого подключен к установочному входу третьего триггера, выход первого триггера подключен через второй блок задержки ко второму входу первого блока совпадения, входы второй сборки подключены к входам фазового детектора, выходы второй и третьей сборок подключены к входам третьего блока совпадения, выход которого подключен к входу «сброс» третьего триггера, и через четвертую сборку — к входу «сброс» первого триггера, а выход первого триггера подключен через третий блок задержки к входу четвертой сборки.

Источники информации, принятые во внимание при экспертизе

1. Патент США Хв 3414894, кл. 340—

174.1, 1973.