Устройство для определения величины рассогласования фазы

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (63) Дополнительное к авт. свид-ву (22) Заявлено 110577 (21) 2484644/18-09 с присоединением заявки № (23) Приоритет (51) М. Кл.

Н 04 L 7/04

H 04 L 11/08

Государственный комитет

СССР оо делам изобретений и атк рытн и (53) УДК 621. 394. .662(088.8) Опубликовано 1504.79.бюллетень № 14

Дата опубликования описания150479

P2) Автор изобретения

В. И. Новикоц (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ВЕЛИЧИНЫ

РАССОГЛАСОВАНИЯ ФАЗЫ

Изобретение относится к связи и может быть использовано в системах синхронного фазирования телеграфной техники и передачи данных.

Известно устройство для определения величины рассогласования фазы, содержащее последовательно соединенные генератор и дискретизатор, а также счетчик, блок для усреднения и блок задержки (1). Ю

Однако известное устройство требует значительного времени для определения величины рассогласования фаз и имеет низкую точность измерения. 16

Целью изобретения является уменьшение времени определения величины рассогласования фаз и повышение точности измерения.

Для этого в устройство для определения величины рассогласования фазы, содержащее последовательно соединенные генератор и дискретизатор, а также счетчик, блок для усреднения и блок задержки, введены входной и хо выходной коммутаторы, причем выходы дискретиэатора подключены к входам входного коммутатора, выходы которого через блок для усреднения подключены к входам .выходного коммутатора, уп- ЗО равляющий вход которого через счетчик соединен с другим выходом входного коммутатора, а выход счетчика через блок задержки подключен к другим входам блока для усреднения, при этом на другие входы дискретиэатора и входного коммутатора поданы входной сигнал и строб-импульсы.

На фиг. 1 приведена структурная электрическая схема устройства; на фиг. 2 — временные диаграммы.

Устройство для определения величины рассогласования фазы содержит дискретиэатор 1, входной коммутатор

2, генератор 3, блок 4, предназначенный для усреднения, счетчик 5, входной коммутатор 6 и блок задержки 7.

Устройство работает следующим образом.

Информация и строб-импульсы поступают в дискретизатор 1 и во входной коммутатор 2. В дискретизаторе 1 происходит дискретизация промежутков времени между фронтами. поступающих токовых посылок и строб-импульсами.

Дискретизация осуществляется серией импульсов, поступающей с генератора

3. Серии импульсов, полученные от дискретизации, поступают во входной

657641 комтлутатор 2 гто двум входам. По первому входу поступает серия импульсов, полученная от дискретизации гтромежутка времени .г от переднего Фронта до строб-импульса, а по второму входу постугтает серия импульсоь, Г полу Iенная от дискретизации промежутка врементл . от заднего Фронта ло .троб-импульса. При наличии преоблгданий импульсы дискретизации могут поступать во входной коммутатор

2 одновременно по двум входам. Вход- 10 ной коммутатор 2 коммутирует эти серии дискретизации на счетный вход первого разряда.

Па время, когда импульсы дискретизации появляются одновременно на обоих входах, коммутация огуществляется на дополнительный счетный вход второго разряда. Этим обеспечивается подсчет импульсов дискретизации, появляющихся одновременно по двум входам входного коммутатора

2. Тем самым иск>тючаегл ложные результаты измерения. При отсутствии фазоВого рассогласования (1 + Г = т Где

Т вЂ” длительность элементарной посылки) на счетные входы блока усреднения 4 поступят импульсы дискретизации, под действием которых блок 4 примет

2 N (N — коэффициент деления делителя формирователя строб-импульсов и соответствует количеству З0 импульсов, полученных от дискретизации элементарной токовой посылки).

При опережении строб-импульсов по фазе („ + < Г ) на счетные входы блока 4 поступают импульсы дискретизации 35 под действием которых блок 4 (счетчик) примет количество состояний меньше 2N (Π—:2N), а при отставании(г., +.c Т„) блок 4 примет количество состояний больше 2N(2N-:4N) . Изменение состояния 40 блока 4 (счетчика) при поступлении на его счетные входы импульсов дискретизации, а также соответствие между состоянием блока 4 и двоичным кодом на выходах 8 выходного коммутато- 45 ра б поясняется диаграммой, изобра>кенной на фиг. 2. Из диаграммы видно, что по мере поступления импульсов на входы блока 4 (см. Фиг. 2 б) состояния его изменяются (см.фиг.2в). б у блока 4 может быть 2N различных состояний. При отсутствии фазового рассогласования блок 4 примет 2N различных состояний и с поступлением 2N импульса з блоке 4 установится состояние (О.. 0000).На выходах 8 выходно- 55

ro коммутатора б код величины рассогласования будет отсутствовать.При отставании количество импульсов, посту-пивших на счетный вход, будет больше

2N. С поступлением на счетный вход 60

2N импульсов установится состояние

0..0000, а при дальнейшем поступлении импульсов на счетный вход состояние блока 4 будет повторяться и к моменту появления сигнала на выходе счетчика 5 в блоке 4 установится состояние, соответствующее сумме четырех измерепий величины расфазирования, Деление на четыре осуществляют путем отбрасывания двух младших разрядов прямого кода состояния блока 4, т.е. по сигналу со счетчика 5 на выходы 8 выходного коммутатора б необходимо скоммутировать прямой код состояния блока 4 без двух младших разрядов, а на выходы 9 — сигнал отставания (+). При опережении количество импульсов, поступающих на счетный вход блока 4, будет меньше 2N. К моменту появления сигнала на выходе счетчика 5 в блоке 4 установится состояние, соответствующее сутлгле четырех измерений величин расфаэирования. При этом на выход необходимо скоммутировать обратный код состояния блока

4 без двух глладтттих разрядов, а на выходы 9 — сигнал опережения {-). На фиг. 2а беэ скобок показаны обратные двоичные коды, которые коммутирует выходной коммутатор 6 при опережении по фазе, а в скобках — прямые двоичные коды, которые коммутирует выходной коммутатор б при отставании.

Из диаграмм видно, что при отставании с возрастанием двоичного кода состояния счетчика возрастает и двоичный код величины расфазирования, а при опережении — наоборот. Из диаграммы видно, что четыретл рядом стоящим состояниям счетчика 5 соответствует один двоичный код расфазирования. После выдачи выходным коммутатором б двоичного кода расфазирования блок 4 приводится в исходное состояние и,тем самым подготавливается к следующему циклу измерения.

В предложенном устройстве величина рассогласования, определенная за каждый цикл измерения, является промежуточным результатом измерения и на выход не поступает. Она запоминается, суммируется между собой за гтт циклов (4 цикла), и после деления суммы на гп результат деления выдается на выход. Результат деления суммы на гтт является средним арифметическим значением величины рассогласования. Предварительный замер за один цикл измерения состоит из искаженной и неискаженной частей, искажение может и отсутствовать. Поэтому получение среднего арифметического значения величины рассогласования за

m циклов поз-воляет исключить искажения противоположных знаков, а оставшиеся искажения одного знака уменьшить в m раз. Следовательно, чем больше m циклов замера, тем больше точность, т.е. больше искажений будет взаимно уничтожаться, и оставшиеся искажения одного знака будут уменьшены еще больше. При этом время измерения величины расфазирования не зависит от величины фазового рас65764.1

Формула изобретения

9 1 согласования, а повышение точности фазирования не вызывает такого существенного увеличения времени измерени фазового рассогласования, как в известном устройстве. 9 нем величина рассогласования фаз также измеряется каждый цикл, но в отличие от предложенного устройства не запоминается для последующего суммирования и ус транения искажений, а сразу уменьшается в п раз и поступает на выход, Уменьшается в m раз KBK искаженная, так и неискаженная части измеренной величины расфазирования, т,е. уменьшение искаженной части измерения в m раз приводит к ухудшению точности неискаженной части также в m раз.

Для получения определенной точности измерения необходимо делать дополнительно П циклов измерения. При этом чем больше будем уменьшать влияние искажений на измерения (выбирать большую величину ги), тем мене"= точное будет измерение эа цикл и, следовательно,необ"o HMî сделать больше циклов измерения, т.е. будет больше время измерения для получения требуемой точности, причем небольшое увеличение m вызовет резкое увеличение времени измерения. Существенным недостатком является и то, что время измерения величины расфазирования зависит как от величины расфазирования фаз, так и от величины искажения. Таким образом, предложенное устройство по сравнению с известным позволяет уменьшить время измерения величины расфазирования при одновременном повышении точности.

Устройство для определения величины рассогласования фазы, содержащее последовательно соединенные генератор и дискретизатор, а также счетчик, )() блок для усреднения и блок задержки, о т л и ч а ю щ е е с я тем, что, с целью уменьшения времени определения величины рассогласования фаэ и повышения точности измерения, введены входной и выходной коммутаторы, причем выходы дискретиэатора подключены к входам входного коммутатора, выходы которого через блок для усреднения подключены к входам выходного коммутатора, управляющий вход которого через счетчик соединен с другим выходом входного коммутатора, а выход счетчика через блок задержки подключен к другим входам блока для усреднения, при этом на другие входы дискретизатора и входного коммутатора поданы входной сигнал и строб-импульсы.

Источники информации, принятые во внимание при экспертизе

3О 1. Котов П.А. Счетно-суммирующая схема корректирования фазы синхронных телеграфных аппаратов, Труды

ЦНИИС, вып. 6 (170), 1959.

657641 (2Ns ) g(2N+3) 5(2N>5) 7(2N+7)

2(26+2) Ф(26+4) E(2N>6) 8(2N

Щ-4(ИН-4) гМ(СИ-2) съ Сз

Й о о

Ю2. 2

Составитель E. Погиблов

Редактор A. Зиньковский Техред М.Петко Корректор М. демчик

Заказ 1825/59 Тираж 774 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-.35, Раушская наб., д. 4/5

Филиал ППП Патент, r. Ужгород, ул. Проектная, 4

Ъ Ъ

С о о

1 съ 1

С: съ

-1)

2а(М)