Синхронизирующее устройство

Иллюстрации

Показать все

Реферат

 

ОП ИСАНИЕ

ИЗОБРЕТЕ Н ИЯ

Союз Советских

Социаз|истммеских

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 05.03.77 (21) 2459165/24-07 с присоединением заявки Я— (23) Приоритет— (51) М, Кл, Н 02 М 1/08

Гасударствеинмй комитет

СССР по делам изобретений

И OTKPblTHH

Н 02 P 13/16 (53) УДК 621.373. .5 (088.8) Опубликовано 25.04.79. Бюллетень №15

Дата опубликования описания С6- ОЧ-7 (72) Авторы изобретения

1. А. Крикунчик и A. В, Нери ш (71) Заявитель (54). СИНХРОНИЗИРУ(ОЩЕЕ УСТРОЛСТВО

Изобретение относится к преобразовательной технике, в частности для систем управления тиристорными преобразователями частоты, питающимися от автономных электрических источников соизмеримой мощности, с частотой напряжения, изменяющейся в широких пределах.

Известны системы управления преобразователями, питающимися от источника с постоянной частотой напряжения питания, в которых для исключения искажений напряжения питающей сети в цепь синхронизации включают фильтры )1).

Однако в случае питания тиристорных преобразователей от автономных электрических источников соизмеримой мощности, частота напряжения которых может меняться в достаточно широких пределах, исключить влияние искажения питающего напряжения на работу системы управления с помощью фильтров невозможно.

Наиболее близким техническим решением к данному является синхронизирующее устройство для систем управления тиристорными преобразователями частоты, питающимися от автономного энергетического источника соизмеримой мощности, содержащее трансформатор, ко вторичной обмотке которого подключены базы транзисторных ключей, эмпттеры которых объединены и подключены к средней точке трансформатора, и R-S триггер (2). Назначение таких формирователей синхронизируюших импульсов состоит в приведении напряжений питания, искаженных коммутационными процессами. к прямоугольным синхронным с ними импульсам.

Высокая чувствительность таких схем обеспечивает отсутствие фазового сдвига между

|ц питающим напряжением и прямоугольным, соответствую цим этому напряжению.

Однако при возрастании токов нагрузки коммутационные искажения напряжения питающей сети возрастают. Вследствие наличия емкости и индуктивности в контуре коммутации, а также из-за наличия паразитных емкостей и индуктивностей рассеяния согласующих трансформаторов, на входе триггерных схем появляются высокочастотные помехи, которые вызывают ложное срабатывание формирователей синхронизирующих импульсов. Это значительно снижает надежность управления преобразователем.

Цель изобретения заключается в повышении надежности путем предотвра|пения сра658675

Формула изобретения батывания R-S триггера от помех, возникаюших при коммутации тиристоров.

Поставленная цель достигается тем, что в синхронизируюшее устройство для систем управления тиристорными преобразователями частоты, питающимися от автономного энергетического источника соизмеримой мошности, содержащее формирователь синхронизируюших импульсов, который состоит из трансформатора, к концам вторичной обмотки которого подключены базы транзисторных ключей, эмиттеры которых объединены и подключены к средней точке трансформатора, и R-S триггера, дополнительно введены четыре логических элемента И вЂ” НЕ, логический элемент ИЛИ вЂ” НЕ, датчик состояния тиристоров, блок формирования импульсов по перепаду, причем к коллектору каждого из транзисторных ключей попарно подключены соединенные последовательно логические элементы И вЂ” НЕ, выходы последних логических элементов И вЂ” НЕ соединены ."о входом

R-S триггера, выход которого через последовательно соединенные блок формирования импульсов по перепаду и одновибратор подключен к одному из входов логического элемента ИЛ1Л вЂ” НЕ, выход которого подключен ко вторым входам последних попарно соединенных логических элементов И вЂ” HE, а второй вход соединен с выходом блока наличия коммутации, на вход которого подключен датчик состояния тиристоров.

На чертеже представлена блок-схема синхронизируюшего устройства для одной фазы.

Устройство содержит один формирователь синхроннзируюших импульсов (ФСИ), число которых обычно определяется числом фаз источника питания. Блок ФСИ состоит из согласующего трансформатора 1, вторичные обмотки которого подключены через резисторы на базу тра гзисторных ключей 2 и 3, работаюших противофазно в ключевом режиме, коллекторы транзисторных ключей подключены к логическим схемам И вЂ” НЕ 4, 5 соответственно, выполняющим функции инвертирования. Выходы логических схем 4, 5 подключены соответственно на входы логических схем И вЂ” НЕ 6, 7. К другим входам логических схем 6, 7 подключается выход логической схемы ИЛИ вЂ” НЕ 8. Выходы логических схем 6, 7 подключаются на входы R-S триггера 9. Датчик состояния тиристоров 10 включается на вход блока наличия коммутации 11, который подключается на один из входов логической схемы ИЛИ вЂ” НЕ 8, обеспечивая запрет на срабатывание R-S триггера 9 на все время коммутации.

Вход блока формирования импульса по перепаду 12 подключается к выходу блока

ФСИ, а выход блока 12 — на вход одновибратора 13. Выход одновибратора 13 подключается на другой вход логической схемы

ИЛИ вЂ” НЕ 8, обеспечивая на некоторое вре5

zo и зо

4 мя быстродействующий запрет на срабатывание R-S триггера 9.

На вход ФСИ через согласующий трансформатор 1 прикладывается линейное напряжение источника питания. Со вторичных обмоток трансформатора противофазные напряжения поступают на ключи 2 и 3, работаюшие в ключевом режиме. После перехода линейного напряжения через ноль в область положительного значения соответствующий этой полуволне напряжения транзисторный ключ переходит в режим насыщения и на вход R-S триггера 9 проходит сигнал логического нуля, который переключает R-S триггер 9 в противоположное состояние. Выход с каждого ФСИ поступает на блок формирования импульсов по перепаду 12. Назначение блока 12 состоит в том, чтобы вырабатывать короткие импульсы при каждом переключении триггерной схемы. Эти импульсы поступают на одновибратор 13, который вырабатывает импульс запрета. Импульс запрета через логическую схему ИЛИ вЂ” HE 8 проходит со скоростью, равной скорости прохождения сигнала через блоки 12, 13 и определяемой количеством интегральных микросхем в этих блоках. При этом на время, заданное одновибратором 13, вводится запрет на прохождение сигнала коммутационных помех на вход R-S триггера 9. Так как время прохождения сигнала через блоки 12, 13 на порядок меньше, чем время включения тиристора, то запрет на R-S триггер поступает раньше возникновения причины высокочастотных помех. Вследствие того, что частота питающего напряжения изменяется в пределах 1-:4, длительность запрета, задаваемого блоком 13,лежит в пределах 10 (tQ 40 .

Это приводит к необходимости введения запрета на все время коммутации также с датчика наличия коммутации 1!. С датчика состояния тиристоров 10 на вход блока наличия коммутации 11 поступает информация о нахождении того или иного тиристора в проводяшем состоянии. Так для трехфазной схемы в случае наличия двух тиристоров катодной или анодной группы в проводяшем состоянии, что соответствует наличию коммутации, блок 11 выполняет логическую функцию «голосования два из трех», при этом сигнал запрета с блока 11 поступит на логическую схему ИЛИ вЂ” HE 8 и запретит на вое время коммутации прохождение сигнала коммутационных помех на вход R-S триггера.

Естественно, что запрет по этому каналу поступает уже после начала коммутации.

Синхронизируюшее устройство для систем управления тиристорными преобразователями частоты, питаюшимися от автономного энергетического источника соизмеримой мощности, содержащее формирователь синх658675

Составитель О. Наказная

Редактор Д. Мепуришвили Техред О. Луговая Корректор И. Муска

Заказ 2072/51 Тираж 856 Подписное

ЦН И И ПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

$ ронизирующих импульсов, который состоит из трансформатора, к концам вторичной обмотки которого подключены базы транзисторных ключей, эмиттеры которых объединены и подключены к средней точке трансформатора, и R-S триггера, отличающееся тем, что, с целью повышения надежности путем предотврашения срабатывания R-S триггера от помех, оно дополнительно снабжено четырьмя логическими элементами И-НЕ, логическим элементом ИЛИ вЂ” НЕ, датчиком состояния тиристоров, блоком наличия коммутации, одновибратором и блоком формирования импульсов по перепаду, причем к коллектору каждого из транзисторных ключей попарно подключены соединенные последовательно логические элементы И вЂ” НЕ, выходы последних логических элементов И вЂ” HE соединены

6 со входом R-Sтриггера,,выход которого через последовательно соединенные блок формирования импульсов по перепаду и одновибратор подключен к одному из входов логического элемента ИЛИ вЂ” НЕ, выход которого подключен ко вторым входам последних

S попарно соединенных логических элементов

И вЂ” НЕ, а второй вход логического элемента

ИЛИ вЂ соединен с выходом блока наличия коммутации, на вход которого подключен датчик состояния тиристоров.

Источники информации, принятые во внимание при экспертизе

1. Писарев А. Л. и др. Управление тиристорными преобразователями. М., «Энергия», 1975, с. 67.

2. «Электричество» № 3, 1976, с. 55. с.55.