Делитель частоты
Иллюстрации
Показать всеРеферат
Colo3 :оавтскых
Социалистических
Рес ублнк
ОПИСАЛИ
ИЗОБРЕТЕНИ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Лополнительное к авт. свид-ву (22) Заявлено 24.0576 (21) 2364768/18-21 с присоединением заявки РЙ (23) Приоритет
Государственный комитет
СССР по делам изобретений н открытий
Опубликовано 300479. Ыоллетень 1
Дата опубликования описания 300479 (72) Авторы изобретения
И.С. Башарин и П.К. Щербаков (71) Заявитель
Иашиностроительный завод им. ф.Э. Дзержинского (54) делитель чАСтОТЫ
Изобретение предназначено для использования в импульсной технике, . особенно в устройствах, в которых требуется большой коэффициент деле,ния с высокой стабильностью, например в синхрогенераторах телевизионных установок, в устройствах калибровки измерения дальности радиолокационных станций и других устройствах, в которых о уществляется син- 10 хронизация релаксационных генераторов по частоте повторения. При этом в качестве синхронизирующего колебания может быть применено и гармоническое колебание частотой от 20 Гц 15 до 80 кГц без преобразования его в импульсное.
Известны делители частоты, выполненные на блокинг-генераторах (1!, (2) . ЯО
Первое из известных устройств содержит три транзистора, два конденсатора и три импульсных трансформатора (1).
Однако данный делитель частоты не N обеспечивает большой и стабильный коэффициент деления.
Второе из известных устройств содержив блокинг-генератор на транзисторе, разрядный транзистор, включенный 30 по схеме с общей базой, и времяэадающий конденсатор (2).
Данный делитель частоты имеет следующие недостатки: во-первых, времяэадающий конденсатор, включенный в цепь обратной связи по базовой цепи, заряжается во время блокинг-процесса небольшим током базы, следовательно, заряд (напряжение) на времязадающем конденсаторе будет небольшим, что не обеспечивает большой коэффициент деления при высокой стабильности и, во-вторых, в паузах между зарядом времязадающего конденсатора по базоВоА цепи транзистора протекает постоянный обратный ток базы, который разряжает времязадающий конденсатор, что не позволяет сохранить напряжение на времязадающем конденсаторе постоянным в паузах между импульсами внешней синхронизации, следовательно, уменьшает коэффициент деления и его стабильность.
Цель изобретения — увеличение коэффициента деления при сохранении стабильности.
Цель достигается тем, что в делителе частоты, содержащем блокинг-генератор на транзисторе, разрядный транзистор, включенный по схеме с об660271
Формула изобретения
ЦЛИИПИ Заказ 21 38/10 Тираж 1059 Подписное
Филиал ППП Патент, r.Óæãîðoä,óë.Ïðoåêòíàÿ,4 щей базой, и времязадающий конденсатор, одна обкладка времязадающего конденсатора подключена к эмиттеру транзистора блокинг-генератора и коллектору разрядного транзистора, а другая обкладка — к базе последнего.
Йа чертеже представлена принципиальная электрическая схема предлагаемого делителя частоты.
Делитель частоты содержит блокинггенератор, выполненный на транзисторе 1 и-р-и типа с трансформаторной положительной обратной связью и разрядный транзистор 2 и-р-и типа, включенный по схеме с общей базой. Блокинг-генератор имеет импульсный трансФорматор 3, фильтр 4, цепь 5 шунтиро- вания отрицательного выброса напряжения (диод и гасящий резистор), высокоомный резистор 6 подачи положительного смещения на базу транзистора 1 и времязадающий конденсатор 7, 20 включенный в цепь эмиттера транзистора 1. На входе разрядного .транзистора 2 включена разделительная RCцепь 8.
Делитель частоты работает следую- 25щим образом, При включении источника питания блокинг-генератор срабатывает и времязадающий конденсатор 7 разряжается до максимального напряжения, 30 которое приложено к базе транзистора
1 через обмотку трансформатора 3 обратной связи и закрывает транзистор
1 до момента полного разряда времяэадающего конденсатора 7. При этом разрядный транзистор 2 в исходном состоянии закрыт. При приходе на вход U> первого (и последующих) отрицательного импульса или первого отрицательного полупериода гармонического колебания от источника колебаний, частота которых подлежит делению, транзистор 2 открывается на время действия этого импульса и времяэадающий конденсатор 7 быстро разряжается на определенную величину 45
Ь U, образуя ступеньку напряжения.
Величина ступеньки а U квантования определяется амплитудой и длительностью входного импульса. Если частота, амплитуда и длительность входных импульсов внешней синхронизации постоянны, то величина ступеней и длительность времени между соседними ступенями квантования будут постоянными и на времяэадающем конденсаторе 7 формируется линейно спадающее положительное напряжение.
При разряде времязадающего конденсатора 7 и-м импульсом до нуля блокинг-генератор срабатывает, на выходе Пвы„ формируется импульс как следствие воздействия на входе U q делителя частоты и входных импульсов, а времязадающий конденсатор 7 снова заряжается до U „„ „ è далее процесс повторяется.
Таким образом, на выходе ()вы получается импульс с частотой следования "zbix fax(n (где твх тота следования импульсов или частота гармонического колебания, подаваемого на вход U Вх подлежащая делению1 n — коэффициент деления) .
Делитель частоты, содержащий блокинг-генератор на транзисторе, разрядный транзистор, включенный по схеме с общей базой, и времяэадающий конденсатор, отличающийся тем, что, с целью увеличения коэффициента деления при сохранении стабильности, одна обкладка времяэадающего конденсатора подключена к эмиттеру транзистора блокинг-генератора и коллектору разрядного транзистора, а другая обкладка — к базе .последнего.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
9 146347, кл. Н 03 К 25/08, 1969.
2. Глебов Б.A. Блокинг-генераторы на транзисторах, М., Энергия, 1972, с.97, рис. 4-4в.