Формирователь серии импульсов

Иллюстрации

Показать все

Реферат

 

Союз Советских

Соцмалмстимеских

Республик

51) М. Кл.2

Н 03 КЗ/ 78

Гасудэрстаеииыи KCNNT67 сеср пе делам изобретений и открытий (53) УДК 621.374. .384 (088.8) (72) Авторы изобретения

В. П. Левин, А. Е. Лутченко, P. И. Полонников и Е. М. Скороходов (71) Заявитель (54) ФОРМИРОВАТЕЛЬ СЕРИИ ИМПУЛЬСОВ

Изобретение относится к импульсной технике и может быть использовано в радионавигационных и радиолокационных индикаторах для формирования периодических последовательностей импульсов с высокоточными временными интервалами.

Известен формирователь серии импульсов, содержащий преобразователь последовательного кода в параллельный программный блок и блок сравнения (1).

Однако указанный формирователь серии импульсов обладает большими переходными процессами, соизмеримыми с периодом частоты генератора опорной частоты, что приводит к понижению точности.

Наиболее близким техническим решением к данному изобретению является формирователь серии импульсов, содержащий генератор опорной частоты, программный блок, преобразователь код-временной интервал и многоразрядный блок совпадения (2).

Недостатком известного формирователя серии импульсов является низкое быстроде йст в ие.

С целью повышения быстродействия в формирователь серии импульсов, содержащий генератор опорной частоты, програм2 мный блок и преобразователь код-временной интервал, управляющие входы которого соединены с выходами старших разрядов программного блока, дополнительно введены преобразователь параллельного кода в последовательный и делитель-фазоосдвигатель, первый вход которого подключен к выходу генератора опорной частоты, а выход делителя — фазосдвигателя соединен с синхронизирующим входом преобразователя кодвременной интервал, причем выходы младших разрядов программного блока соединены соответственно с входами преобразователя параллельного кода в последовательный, первый и второй выходы которого соединены соответственно с вторым и третьим входом делителя-фазосдвигателя.

На фиг. 1 представлена блок-схема предлагаемого формирователя серии импульсов; на фиг. 2 — блок-схема делителя-фазосдвигателя; на фиг. 3 — временные диаграммы работы формирователя серии импульсов.

Формирователь серии импульсов содержит генератор 1 опорной частоты, преобразователь 2 код-временной интервал, программ .ый блок 3, делитель-фазосдвигатель 4 и

663090

SS преобразователь 5 параллельного кода в последовательный код.

Делитель-фазосдвигатель содержит кольцевой счетчик, включающий в себя первый триггер 6, второй триггер 7, третий триггер 8 и обратные связи по S u R-входам первого триггера 6, осуществляемые через элемент И 9, четвертый триггер 10, элемент

ИЛИ 11, блок формирования управляющих импульсов положительного сдвига фазы выходных сигналов, состоящей из элемента

И вЂ” HF 12, элемента И вЂ” HE 13 и пятого триггер 14, и блок формирования управляющих импульсов отрицательного сдвига фазы, состоящей из элемента И вЂ” HE 15, элемента

И вЂ” НЕ 16 и шестого триггера 17.

Формирователь серии импульсов работает следующим образом.

На синхронизирующий вход делителяфазосдвигателя 4 (фиг. 1) с вы ода генератора 1 поступает периодическая последовательность прямоугольных импульсов типа

«меандр», имеющая период Т, (эпюра а, фиг. 3). При отсутствии сигналов на управляющих входах преобразователя 5 параллельного кода в последовательный код на выходе делителя-фазосдвигателя 4 форми- руется последовательность прямоугольных импульсов с периодом Т = рТ1 (эпюра б, фиг. 3), где р — коэффициент пересчета счетчика делителя-фазосдвигателя 4. Конкретное значение р выбирается с учетом быстродействия логических элементов, которые используются в преобразователе 2 код временной интервал, и должно быть таким, чтобы период выходных импульсов был значительно больше задержки сигналов в цепях этого устройства. В данном случае р=5.

Такой коэффициент пересчета обеспечивается за счет действия обратной связи между выходами третьего триггера счетчика (фиг.2) и S или R — входами первого триггера 1.

В этом режиме работы при записи в счетчики преобразователя 2 код — временной интервал кода числа А через период Т4

АТ на выходе формирователя вырабатывается импульс с длительностью с = Тг.

Таким образом можно изменять периоды между импульсами с дискретом Тг, за счет изменения кодовых комбинаций сигналов на группе выходов старших разрядов программного блока 3.

Установка очередного периода между импульсами в серии с меньшим дискретом, чем период Т, производится за счет сдвига фазы сигналов на выходе делителя-фазосдвигателя 4. Для этого на управляющие входы преобразователя 5 параллельного кода в последовательный код поступает, например, код числа 2 со знаком (+ >. Преобразователь 5 napaллельного кода в последовательный код перекодирует параллельный код числа 2 в последовательный код

Se

SS в сигнал, содержащий на шине (+) два последовательных импульса (эпюра г, фиг. 3). Первым импульсом из этой последовательности через элемент И-НЕ 13 пя тый триггер 14 устанавливается в единичное состояние. в результате элемент И-НЕ 12 в одном из временных интервалов при Q = 1 или Q = 1 (в зависимости от состояния четвертого триггера 10) формирует короткий по длительности импульс, которым пятый триггер 14 устанавливается в исходное состояние, а четвертый триггер 10 в противоположное состояние. В этот момент переключается действие обратной связи у первого триггера 6 с S — входа íà R — вход или наоборот. В результате изменяется коэффициент пересчета счетчика с р = 6 на р =5 5 и фаза сигнала на выходе делителя-фазосдвигателя 4 сдвигается на 0,5 Т 1. По аналогии под воздействием следующего импульса фаза выходного- сигнала еще раз сдвигается на + 0,5 Т . В результате период выходных импульсов увеличивается на

2 0,5 Т1 (эпюры д и е, фиг. 3). В случае отрицательного знака числа 2 сигналы единичного кода появляются на шине (— > период выходных импульсов уменьшается на упомянутую выше величину.

Таким образом, варьирование знаком и числом на управляющих входах преобразователя 5 параллельного кода в последовательный код изменяет периоды формируемых импульсов как в сторону их увеличения, так и в сторону уменьшения относительно периода Тг с дискретом 0,5 Т . Число дискретов можно изменять от 1 до 9, не изменяя при этом кода числа на входах старших разрядов преобразователя код-временной интервал.

Форму га изобретения

Формирователь серии импульсов, содержащий генератор опорной частоты, программный блок и преобразователь код-временной, интервал, управляющие входы которого соединены с выходами старших разрядов программного блока, отличающийся тем, что с целью повышения быстродействия, в него дополнительно введены преобразователь, параллельного кода в последовательный и делитель-фазосдвигатель, первый вход которого подключен к выходу генератора опорной частоты, а выход делителя-фазосдвигателя соединен с синхронизирующим входом преобразователя код-временной интервал, причем выходы младших разрядов программного блока соединены соответственно с входами преобразователя параллельного кода в последовательный, первый и второй выходы которого соединены соответственно с вторым и третьим входом делителя — фазосдвигателя.

663090 во вни/ инфорвычисS

Источники информации, принятые мание при экспертизе

1. Гитис Э. И. Преобразователи мации для электронных цифровых

6 лительных устройств, М., Энергия, с. 268.

Авторское свидетельство СССР

Хо 456357, кл. Н 03 К 3/78, 02.01.73.

663090

Составитель А. Филиппов

Редактор Т. Янова Техред О. Луговая Корректор В. Син: нкап

Заказ 2726/59 Тира к 1659 Поди исное

ЦН И И П И Государственного комитета СССР по делам изобретении и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал П П П «Патент», г. Ужгород, ул. Проектная, 4